高性能模數(shù)轉(zhuǎn)換器研究與設(shè)計(jì)
發(fā)布時(shí)間:2019-08-17 22:26
【摘要】:模數(shù)轉(zhuǎn)換器是任何需要從自然界獲取信號(hào)的電路系統(tǒng)所必需的模塊,是連接模擬信號(hào)與數(shù)字信號(hào)的橋梁,應(yīng)用在工業(yè)生產(chǎn),日常生活,科學(xué)研究等各個(gè)方面。其中逐次逼近模數(shù)轉(zhuǎn)換器(SAR-ADC),具有中等速度與精度,低成本和低功耗的整體優(yōu)勢(shì)。在工業(yè)控制、醫(yī)學(xué)儀器、隨身設(shè)備、軍事偵察等多方面應(yīng)用廣泛。大規(guī)模CMOS電路中,晶體管的固有增益降低,因而對(duì)運(yùn)放的要求較低的SAR ADC器更加受到歡迎。本論文以中速、中等精度SAR ADC為研究方向,從SAR ADC的基本原理和結(jié)構(gòu)開始,分析對(duì)比了不同模塊的結(jié)構(gòu)特點(diǎn),并從速度、精度、功耗幾個(gè)方面對(duì)各個(gè)模塊進(jìn)行了分析設(shè)計(jì)。DAC模塊采用了電荷再分配結(jié)構(gòu)和單位橋接電容結(jié)構(gòu)減小整體電容,使整個(gè)DAC電容值減小到5.75pf,并采用了雙基準(zhǔn)電壓結(jié)構(gòu),結(jié)合0碼檢測(cè)與支路選通,解決了DAC在向下偏轉(zhuǎn)過程中功耗較大的問題,較傳統(tǒng)分段電容功耗降低20%。采用了兩級(jí)結(jié)構(gòu)的比較器模塊,實(shí)現(xiàn)在較短時(shí)間內(nèi)完成較小信號(hào)的比較。并在不工作時(shí)段關(guān)斷比較器,降低了靜態(tài)功耗。整個(gè)比較器的建立時(shí)間為5ns,失調(diào)電壓在400uV。數(shù)字邏輯電路部分采用全定制方法,總共采用24個(gè)觸發(fā)器,完成搜索算法和結(jié)果鎖存。本論文采用CSMC 0.5um CMOS工藝完成了10位350kHz的SAR ADC設(shè)計(jì)與仿真,總功耗為0.61mW,并完成了SAR ADC的版圖設(shè)計(jì),采用共中心布局減小電路失配,整個(gè)版圖芯片面積為。
【學(xué)位授予單位】:貴州大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TN792
本文編號(hào):2528068
【學(xué)位授予單位】:貴州大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TN792
【參考文獻(xiàn)】
相關(guān)博士學(xué)位論文 前1條
1 呂偉;用于無線傳感網(wǎng)絡(luò)的逐次逼近型模數(shù)轉(zhuǎn)換器研究與實(shí)現(xiàn)[D];中國科學(xué)技術(shù)大學(xué);2014年
相關(guān)碩士學(xué)位論文 前1條
1 王殿龍;125KSpS逐次逼近型模數(shù)轉(zhuǎn)換器設(shè)計(jì)[D];復(fù)旦大學(xué);2012年
,本文編號(hào):2528068
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2528068.html
最近更新
教材專著