基于雙FPGA系統(tǒng)的高速全局動(dòng)態(tài)重構(gòu)設(shè)計(jì)與實(shí)現(xiàn)
[Abstract]:Based on a reconfigurable prototype system based on dual FPGA chips, a high speed global dynamic reconfiguration design method is proposed. Using the conventional configuration channel of Xilinx Virtex-7 series FPGA, a small FPGA chip is used as the reconfiguration controller to realize the global dynamic reconfiguration of the large-scale algorithm FPGA chip. The experimental results show that the system reconfiguration time is less than 60 Ms, and the configuration efficiency is improved by 2 ~ 3 orders of magnitude compared with the conventional FPGA logic download method.
【作者單位】: 海軍工程大學(xué)電子工程學(xué)院;
【基金】:國(guó)家自然科學(xué)基金資助項(xiàng)目(61572515) 中國(guó)博士后科學(xué)基金資助項(xiàng)目(2016M593023)
【分類號(hào)】:TN791
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 徐新民;吳曉波;嚴(yán)曉浪;;現(xiàn)場(chǎng)可編程門陣列動(dòng)態(tài)重構(gòu)下的低功耗研究[J];浙江大學(xué)學(xué)報(bào)(工學(xué)版);2007年02期
2 黃海鷹,黃華;動(dòng)態(tài)重構(gòu)邏輯及現(xiàn)狀[J];微處理機(jī);1998年04期
3 覃祥菊,朱明程,張?zhí)?魏忠義;FPGA動(dòng)態(tài)可重構(gòu)技術(shù)原理及實(shí)現(xiàn)方法分析[J];電子器件;2004年02期
4 姜晶菲;唐玉華;崔向東;;可重構(gòu)多路仲裁器[J];計(jì)算機(jī)工程與設(shè)計(jì);2009年01期
5 陳宇;李仁發(fā);朱海;袁虎;;可重構(gòu)片上系統(tǒng)設(shè)計(jì)流程中的動(dòng)態(tài)重構(gòu)問題研究[J];計(jì)算機(jī)研究與發(fā)展;2012年03期
6 王開宇;夏書峰;劉東旭;;基于差異和模塊重構(gòu)技術(shù)的動(dòng)態(tài)可重構(gòu)設(shè)計(jì)[J];微電子學(xué)與計(jì)算機(jī);2010年11期
7 陸文斌;王成華;;在系統(tǒng)可編程模擬器件的實(shí)時(shí)動(dòng)態(tài)重構(gòu)及應(yīng)用[J];數(shù)據(jù)采集與處理;2006年02期
8 谷鑾;徐貴力;王友仁;;FPGA動(dòng)態(tài)可重構(gòu)理論及其研究進(jìn)展[J];計(jì)算機(jī)測(cè)量與控制;2007年11期
9 孫道讓;劉蘊(yùn)紅;;FPGA遠(yuǎn)程動(dòng)態(tài)重構(gòu)技術(shù)的研究[J];電子技術(shù)應(yīng)用;2012年03期
10 尚麗娜;徐新民;;FPGA動(dòng)態(tài)重構(gòu)技術(shù)在算術(shù)邏輯單元中的應(yīng)用[J];電子器件;2007年03期
相關(guān)會(huì)議論文 前1條
1 尚麗娜;高廣春;;動(dòng)態(tài)重構(gòu)兩種模式的分析與對(duì)比[A];第三屆全國(guó)虛擬儀器大會(huì)論文集[C];2008年
相關(guān)博士學(xué)位論文 前2條
1 古海云;可重構(gòu)SoC設(shè)計(jì)技術(shù)研究[D];東南大學(xué);2006年
2 徐新民;FPGA資源動(dòng)態(tài)重構(gòu)及低功耗研究[D];浙江大學(xué);2007年
相關(guān)碩士學(xué)位論文 前10條
1 李昆吉;FPGA動(dòng)態(tài)可重構(gòu)技術(shù)及其應(yīng)用研究[D];哈爾濱工業(yè)大學(xué);2012年
2 朱凱科;FPGA動(dòng)態(tài)可重構(gòu)設(shè)計(jì)方法研究[D];浙江大學(xué);2006年
3 尚麗娜;FPGA動(dòng)態(tài)可重構(gòu)研究[D];浙江大學(xué);2006年
4 扶小軍;基于FPGA的動(dòng)態(tài)重構(gòu)模塊的硬件和軟件設(shè)計(jì)[D];電子科技大學(xué);2011年
5 劉博;FPGA遠(yuǎn)程動(dòng)態(tài)重構(gòu)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D];大連理工大學(xué);2011年
6 張洋;FPGA可重構(gòu)在高速串行系統(tǒng)中的應(yīng)用研究[D];大連理工大學(xué);2011年
7 劉斐文;基于FPGA動(dòng)態(tài)重構(gòu)的數(shù)字系統(tǒng)容錯(cuò)設(shè)計(jì)技術(shù)研究[D];南京航空航天大學(xué);2011年
8 羅毅;動(dòng)態(tài)可重構(gòu)FPGA的電路測(cè)試技術(shù)研究[D];電子科技大學(xué);2009年
9 賈超群;基于動(dòng)態(tài)重構(gòu)技術(shù)的FPGA電路容錯(cuò)性能評(píng)估系統(tǒng)設(shè)計(jì)[D];西安電子科技大學(xué);2014年
10 孫道讓;基于GPRS的FPGA遠(yuǎn)程動(dòng)態(tài)重構(gòu)系統(tǒng)的研究[D];大連理工大學(xué);2011年
,本文編號(hào):2124110
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2124110.html