天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當前位置:主頁 > 科技論文 > 電子信息論文 >

脈沖電壓測量單元設(shè)計

發(fā)布時間:2018-05-24 23:00

  本文選題:脈沖電壓 + LXI總線 ; 參考:《桂林電子科技大學(xué)》2015年碩士論文


【摘要】:半導(dǎo)體器件廣泛應(yīng)用于航空航天、交通運輸、電力等重點領(lǐng)域,而我國半導(dǎo)體的材料、制造工藝、生產(chǎn)技術(shù)等與美國等發(fā)達國家相比,仍有比較大的差距。為加快國內(nèi)半導(dǎo)體器件工藝等技術(shù)的發(fā)展,需要研制脈沖電壓測量裝置,用來測試半導(dǎo)體器件的動態(tài)參數(shù)。本系統(tǒng)采用了LXI總線技術(shù),因此能夠快速地組建分布式測試系統(tǒng)。目前,國際上脈沖電壓測量單元并不同時具備高速和高分辨率的功能特征,針對此現(xiàn)狀,需要研制高速高精度的脈沖電壓測量單元。本論文根據(jù)系統(tǒng)指標要求,討論了脈沖電壓測量單元的主要組成部分及其實現(xiàn)方式,通過分析和比較提出了脈沖電壓測量單元的系統(tǒng)設(shè)計方案。本設(shè)計主要完成了模擬前端電路設(shè)計、信號采集存儲與控制電路設(shè)計、LXI總線接口電路設(shè)計三大部分的工作。模擬前端電路主要是對模擬輸入信號進行調(diào)理,使其能夠在模數(shù)轉(zhuǎn)換器輸入信號的范圍之內(nèi)。該電路主要包括無源衰減網(wǎng)絡(luò)電路、阻抗變換電路、后級放大電路、ADC驅(qū)動電路等。信號采集存儲與控制電路采用采樣率為160MSa/s的ADS4126作為模數(shù)轉(zhuǎn)換器,采用FPGA對采樣數(shù)據(jù)進行接收與緩存,設(shè)計并完成了脈沖電壓信號的實時檢測電路。LXI接口電路采用ARM芯片S3C2440作為網(wǎng)絡(luò)接口電路的主控器,并在ARM中移植Linux操作系統(tǒng)。MAC層采用DM9000,而物理層采用芯片DP83640。系統(tǒng)的硬件電路設(shè)計完成后,對各組成部分電路及整機進行了測試驗證。測試結(jié)果表明:該設(shè)備的各項功能和指標都能達到本課題的設(shè)計要求。
[Abstract]:Semiconductor devices are widely used in aerospace, transportation, electric power and other key fields. However, compared with the developed countries such as the United States, there is still a big gap in semiconductor materials, manufacturing technology and production technology in China. In order to accelerate the development of semiconductor device technology in China, it is necessary to develop a pulse voltage measuring device to test the dynamic parameters of semiconductor device. This system adopts LXI bus technology, so it can set up distributed test system quickly. At present, the pulse voltage measurement units in the world do not have the characteristics of high speed and high resolution at the same time. In view of this situation, it is necessary to develop high speed and high precision pulse voltage measurement units. In this paper, according to the requirements of the system, the main components of the pulse voltage measurement unit and its implementation are discussed, and the system design scheme of the pulse voltage measurement unit is put forward through analysis and comparison. This design mainly completes the design of analog front-end circuit, signal acquisition, storage and control circuit design and LXI bus interface circuit design. The analog front-end circuit mainly adjusts the analog input signal so that it can be within the range of the analog-digital converter input signal. The circuit mainly includes passive attenuation network circuit, impedance conversion circuit, rear amplifier circuit and ADC drive circuit. The signal acquisition, storage and control circuit uses ADS4126 with sampling rate of 160MSa/s as A / D converter, and uses FPGA to receive and cache the sampled data. The real time detection circuit of pulse voltage signal. LXI interface circuit uses ARM chip S3C2440 as the main controller of network interface circuit. The Linux operating system .MAC layer is transplanted to ARM using DM9000, while the physical layer adopts DP83640. After the hardware circuit design of the system is finished, the circuit and the whole machine are tested and verified. The test results show that the functions and specifications of the equipment can meet the design requirements of the subject.
【學(xué)位授予單位】:桂林電子科技大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2015
【分類號】:TN307

【參考文獻】

相關(guān)期刊論文 前10條

1 王彥彬;田樹林;葉們;;高速全差分運算放大器在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用[J];電子質(zhì)量;2008年02期

2 周風龍;李智;堯雪娟;;LXI觸發(fā)總線技術(shù)研究[J];國外電子測量技術(shù);2009年03期

3 武云,喬純捷,鐘小鵬;數(shù)據(jù)采集系統(tǒng)中的觸發(fā)設(shè)計[J];計算機測量與控制;2004年04期

4 李儀;潘佑華;;基于FPGA和ARM的數(shù)字存儲示波器控制系統(tǒng)的設(shè)計[J];計算機測量與控制;2010年03期

5 張問謙;王時勝;;基于FPGA的數(shù)據(jù)遺棄式雙口RAM的設(shè)計及其在數(shù)據(jù)采樣中的應(yīng)用[J];科技廣場;2012年01期

6 邢超;胡以華;;窄脈沖信號采集系統(tǒng)設(shè)計[J];科學(xué)技術(shù)與工程;2006年10期

7 操虹;李臻;賈洪鋼;;基于雙口RAM的ARM與DSP通信接口設(shè)計[J];工礦自動化;2012年03期

8 趙秋明;王龍飛;翟江輝;;基于LVDS技術(shù)的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計[J];計算機測量與控制;2012年11期

9 黃容蘭;萬德煥;;基于FPGA的A/D轉(zhuǎn)換采集控制模塊設(shè)計[J];數(shù)據(jù)采集與處理;2009年S1期

10 李世文;潘中良;;數(shù)字存儲示波器中觸發(fā)電路的FPGA設(shè)計與實現(xiàn)[J];中國儀器儀表;2009年03期

相關(guān)碩士學(xué)位論文 前3條

1 朱斌;基于LXI的高速數(shù)據(jù)采集儀控制器的設(shè)計與實現(xiàn)[D];電子科技大學(xué);2010年

2 舒展;DDR2控制器IP的設(shè)計與FPGA實現(xiàn)[D];合肥工業(yè)大學(xué);2009年

3 丁旭躍;2GSPS數(shù)字存儲示波器硬件研究與實現(xiàn)[D];電子科技大學(xué);2012年

,

本文編號:1930937

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1930937.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶cee1c***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com