基于互補(bǔ)型SET的通用閾值邏輯門設(shè)計
本文選題:單電子晶體管 + 通用閾值邏輯門。 參考:《浙江大學(xué)學(xué)報(理學(xué)版)》2017年04期
【摘要】:與MOS管相比,單電子晶體管(SET)具有超低功耗、超高集成度等優(yōu)點(diǎn),被認(rèn)為是可能取代MOS管的新一代量子器件的主要競爭者.在簡要介紹SET特性及通用閾值邏輯門(UTLG)的基礎(chǔ)上,沿用CMOS邏輯電路的設(shè)計思想,提出了功能強(qiáng)大的基于互補(bǔ)型SET的三變量UTLG實(shí)現(xiàn)方案.利用一個UTLG輔之少量門電路就可實(shí)現(xiàn)全部256個三變量邏輯函數(shù).通過實(shí)例說明了利用查表設(shè)計進(jìn)行UTLG綜合的過程.對所設(shè)計的SET電路進(jìn)行了Pspice仿真,結(jié)果表明,基于SET的UTLG以及用UTLG實(shí)現(xiàn)的全比較器均具有正確的邏輯功能.
[Abstract]:Compared with MOS transistors, the single electron transistor (set) has the advantages of ultra-low power consumption and high integration. It is considered to be the main competitor of the new generation quantum devices which may replace the MOS transistor.On the basis of brief introduction of SET characteristics and universal threshold logic gate (UTLGG), a powerful three-variable UTLG implementation scheme based on complementary SET is proposed by using the design idea of CMOS logic circuit.All 256 three-variable logic functions can be realized by using a small number of UTLG gates.An example is given to illustrate the process of UTLG synthesis using look-up table design.The Pspice simulation of the designed SET circuit shows that both the UTLG based on SET and the full comparator implemented with UTLG have correct logic functions.
【作者單位】: 浙江工業(yè)大學(xué)信息工程學(xué)院;嘉興學(xué)院電子信息工程系;寧波大學(xué)信息科學(xué)與工程學(xué)院;
【基金】:國家自然科學(xué)基金資助項(xiàng)目(62471211) 浙江省自然科學(xué)基金資助項(xiàng)目(Y1110808)
【分類號】:TN32
【參考文獻(xiàn)】
相關(guān)期刊論文 前6條
1 許翔;應(yīng)時彥;肖林榮;;基于PSpice的單電子器件模型創(chuàng)建及其應(yīng)用[J];半導(dǎo)體技術(shù);2015年04期
2 章專;魏齊良;申屠粟民;;基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2013年03期
3 肖林榮;陳偕雄;應(yīng)時彥;;基于量子細(xì)胞自動機(jī)的三變量通用閾值邏輯門電路實(shí)現(xiàn)[J];浙江大學(xué)學(xué)報(理學(xué)版);2010年05期
4 肖林榮,陳冠軍,歷曉華,陳偕雄,宋弘;基于三變量雙輸出通用閾值邏輯門的邏輯函數(shù)查表綜合[J];科技通報;2005年06期
5 孫鐵署,蔡理;一種基于互補(bǔ)型單電子晶體管的全加器電路設(shè)計[J];電子器件;2005年02期
6 胡昌興,陳偕雄,王大能;基于電流型CMOS電路的閾值邏輯門[J];杭州大學(xué)學(xué)報(自然科學(xué)版);1997年02期
【共引文獻(xiàn)】
相關(guān)期刊論文 前10條
1 應(yīng)時彥;孔偉名;肖林榮;王倫耀;;基于互補(bǔ)型SET的通用閾值邏輯門設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2017年04期
2 李孜;張淵博;;開關(guān)用BJT的特性研究和PSPICE仿真[J];系統(tǒng)仿真學(xué)報;2016年07期
3 許翔;應(yīng)時彥;肖林榮;;基于PSpice的單電子器件模型創(chuàng)建及其應(yīng)用[J];半導(dǎo)體技術(shù);2015年04期
4 胡杰;;基于R-SET結(jié)構(gòu)邏輯門電器及解發(fā)器設(shè)計及應(yīng)用分析[J];山東工業(yè)技術(shù);2015年03期
5 肖林榮;陳偕雄;應(yīng)時彥;;基于量子細(xì)胞自動機(jī)的三變量通用閾值邏輯門電路實(shí)現(xiàn)[J];浙江大學(xué)學(xué)報(理學(xué)版);2010年05期
6 肖林榮;;基于互補(bǔ)輸出的三變量通用閾值邏輯門CRM展開函數(shù)查表設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2010年02期
7 吳剛;蔡理;李芹;;基于單電子晶體管的動態(tài)全加器電路設(shè)計[J];微電子學(xué);2009年03期
8 吳剛;蔡理;王森;李芹;;一種基于單電子晶體管的全加器電路設(shè)計[J];微計算機(jī)信息;2009年11期
9 盧剛;魏芬芬;;基于主方程法單電子晶體管的Verilog-A行為模型[J];電子學(xué)報;2009年02期
10 李芹;蔡理;王森;吳剛;;一種新型單電子-MOS晶體管混合的半加器電路[J];空軍工程大學(xué)學(xué)報(自然科學(xué)版);2008年01期
【二級參考文獻(xiàn)】
相關(guān)期刊論文 前10條
1 章專;魏齊良;申屠粟民;;基于R-SET結(jié)構(gòu)的邏輯門電路和觸發(fā)器設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2013年03期
2 章專;申屠粟民;魏齊良;;基于傳輸電壓開關(guān)理論的單柵極SET電路設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2012年03期
3 ;Design of dual-edge triggered flip-flops based on quantum-dot cellular automata[J];Journal of Zhejiang University-Science C(Computers & Electronics);2012年05期
4 李芹;蔡理;吳剛;;一種新型的單電子數(shù)值比較器[J];浙江大學(xué)學(xué)報(理學(xué)版);2010年01期
5 楊倩;任勇峰;沈三民;;基于Pspice的RTD等效模型及其應(yīng)用電路研究[J];微納電子技術(shù);2008年03期
6 潘偉珍;宋向炯;金國娟;;基于三變量雙輸出通用閾值邏輯門的查表設(shè)計[J];蘭州理工大學(xué)學(xué)報;2007年04期
7 潘張鑫;羅小華;陳偕雄;;基于CRM型三變量通用邏輯門的查表設(shè)計[J];浙江大學(xué)學(xué)報(理學(xué)版);2006年02期
8 肖林榮,陳冠軍,歷曉華,陳偕雄,宋弘;基于三變量雙輸出通用閾值邏輯門的邏輯函數(shù)查表綜合[J];科技通報;2005年06期
9 孫鐵署,蔡理;一種基于互補(bǔ)型單電子晶體管的全加器電路設(shè)計[J];電子器件;2005年02期
10 霍明旭,丁扣寶;適用于PSPICE圖形化輸入的四端口MOSFET模型的創(chuàng)建[J];半導(dǎo)體技術(shù);2004年09期
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 袁姍姍,邱建雄,盧正鼎;SET的安全性與便捷性分析及改進(jìn)措施[J];計算機(jī)工程與科學(xué);2003年05期
2 金海連,陳如剛,袁巍;網(wǎng)上加密——網(wǎng)上安全交易SET淺說(一)[J];市場與電腦;1999年01期
3 時慧,張大陸;基于橢圓曲線密碼體制的協(xié)議SET[J];計算機(jī)工程;2001年12期
4 姜楠,王健;SET系統(tǒng)中的安全措施[J];信息網(wǎng)絡(luò)安全;2003年06期
5 孫玲芳;許金波;朱蕓;;基于SET的電子商務(wù)的安全協(xié)議的分析[J];商業(yè)研究;2007年02期
6 楊麗;張丹;杜巍;;網(wǎng)絡(luò)支付安全協(xié)議SSL和SET的比較[J];商場現(xiàn)代化;2008年16期
7 ;SET安全協(xié)議[J];互聯(lián)網(wǎng)周刊;1999年34期
8 楊柏;;支付“e”線牽——中國銀行SET交易模式介紹[J];每周電腦報;1999年32期
9 劉東升;電子商務(wù)中的安全支付與SSL、SET[J];安防科技;2003年04期
10 李志民;;基于SET的電子支付安全[J];中國管理信息化(綜合版);2006年08期
相關(guān)會議論文 前4條
1 許大劍;李躍華;趙翠萍;楊慧敏;趙海京;肖爽;汪振杰;崔寧;孫錦錦;;302例抑郁癥患者腦功能SET分析[A];中國中西醫(yī)結(jié)合學(xué)會養(yǎng)生學(xué)與康復(fù)醫(yī)學(xué)專業(yè)委員會委員會議暨第七次學(xué)術(shù)研討會論文集[C];2011年
2 Haichao Yan;Yong Wang;Ping Wang;Qiuping Xie;Qunzi Zhao;;Scarless endoscopic thyroidectomy(SET) via anterior chest and breast approach to levelⅡ~Ⅳdissection for papillary thyroid carcinoma:is it feasible?[A];2013年浙江省外科學(xué)學(xué)術(shù)年會論文匯編[C];2013年
3 陳謀通;劉建軍;黃海燕;何浩偉;蔣英芝;邢秀梅;;帶His標(biāo)簽的癌蛋白SET真核表達(dá)載體的構(gòu)建[A];中國毒理學(xué)會生化與分子毒理專業(yè)委員會第六屆全國學(xué)術(shù)會議、中國毒理學(xué)會遺傳毒理專業(yè)委員會第五屆全國學(xué)術(shù)會議、廣東省預(yù)防醫(yī)學(xué)會衛(wèi)生毒理專業(yè)委員會學(xué)術(shù)會議、廣東省環(huán)境誘變劑學(xué)會學(xué)術(shù)會議論文匯編[C];2008年
4 嚴(yán)通海;劉蓉;田青;劉恭平;王群;王建枝;王小川;;核蛋白SET磷酸化促進(jìn)對PP2A活性的抑制[A];中國病理生理學(xué)會受體、腫瘤和免疫專業(yè)委員會聯(lián)合學(xué)術(shù)會議論文匯編[C];2010年
相關(guān)碩士學(xué)位論文 前4條
1 袁姍姍;基于SET的支付網(wǎng)關(guān)的研究與設(shè)計[D];華中科技大學(xué);2006年
2 嚴(yán)通海;核蛋白SET絲氨酸9位點(diǎn)模擬磷酸化對PP2A的抑制作用[D];華中科技大學(xué);2011年
3 尹湘江;抗SET低Jitter鎖相環(huán)設(shè)計[D];國防科學(xué)技術(shù)大學(xué);2013年
4 周鋒波;基于XML的SET支付系統(tǒng)的研究與實(shí)現(xiàn)[D];山東大學(xué);2005年
,本文編號:1767887
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1767887.html