天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當(dāng)前位置:主頁 > 科技論文 > 電子信息論文 >

多通道高速采樣系統(tǒng)的頻率合成器實(shí)現(xiàn)技術(shù)研究

發(fā)布時(shí)間:2018-04-16 11:26

  本文選題:頻率合成器 + 2。 參考:《電子科技大學(xué)》2016年碩士論文


【摘要】:21世紀(jì)是高速發(fā)展的信息時(shí)代,電子技術(shù)的跨越式進(jìn)步使得人們對(duì)電子產(chǎn)品的需求日益增長,而且性能要求越來越高。頻率合成作為電子系統(tǒng)的重中之重,更是所有電子產(chǎn)品的最基本組成部分。高速采樣系統(tǒng)在現(xiàn)代通信或是軍事行業(yè)中運(yùn)用廣泛,采樣時(shí)鐘源作為采樣系統(tǒng)的核心,其性能好壞決定了高速采樣系統(tǒng)性能指標(biāo)。因此,研究頻率合成技術(shù)有相當(dāng)重大的意義。本文主要設(shè)計(jì)了多通道高速采樣系統(tǒng)中的作為采樣時(shí)鐘的頻率合成器。首先分析了當(dāng)今頻率合成技術(shù)的種類,在理論上分析DDS和PLL的基本原理及其各自性能特點(diǎn),在綜合比較DDS和PLL各自優(yōu)缺點(diǎn),以及組合方案的優(yōu)缺點(diǎn)后,結(jié)合系統(tǒng)指標(biāo)要求,最終選擇能使用多重調(diào)節(jié)因子,將DDS的高分辨率和高轉(zhuǎn)換時(shí)間優(yōu)點(diǎn)與PLL較好的雜散抑制性能和輸出頻率范圍廣的優(yōu)點(diǎn)相結(jié)合的組合方案,DDS驅(qū)動(dòng)PLL。設(shè)計(jì)的重點(diǎn)在于保證最終輸出信號(hào)的精度條件下,使輸出的采樣時(shí)鐘達(dá)到采樣系統(tǒng)要求的雜散和相位指標(biāo),且輸出頻率范圍較廣。作者在本文中詳細(xì)介紹了系統(tǒng)的各個(gè)關(guān)鍵器件的選型以及關(guān)鍵電路的繪制原則,并且設(shè)計(jì)實(shí)現(xiàn)了針對(duì)本次方案設(shè)計(jì)的降低系統(tǒng)雜散的多重調(diào)節(jié)算法,該算法通過篩選同一輸出頻率的不同參數(shù)組合來改善頻率合成器最終輸出信號(hào)的雜散性能,可以在滿足高輸出頻率、高分辨率的前提下取得較好的雜散性能。最后對(duì)頻率合成器進(jìn)行實(shí)驗(yàn)測試,在論文最后對(duì)測試測試結(jié)果予以分析,最終經(jīng)過實(shí)驗(yàn)結(jié)果驗(yàn)證,說明上述頻率合成方法在實(shí)際應(yīng)用中的可行性。本文主要提出并解決以下關(guān)鍵技術(shù):1、針對(duì)項(xiàng)目需求給出頻率合成器的性能指標(biāo),并給出了方案和器件選擇原則。2、根據(jù)上述原則,設(shè)計(jì)出滿足采樣系統(tǒng)要求的頻率合成器。3、結(jié)合頻率合成器理論分析,實(shí)現(xiàn)了降低系統(tǒng)雜散的多重調(diào)節(jié)算法。
[Abstract]:The 21st century is an information age with rapid development. The leapfrog progress of electronic technology makes the demand for electronic products increasing day by day, and the requirement of performance is higher and higher.As the most important part of electronic system, frequency synthesis is the most basic component of all electronic products.High-speed sampling system is widely used in modern communications or military industry. Sampling clock source as the core of sampling system, its performance determines the performance of high-speed sampling system.Therefore, it is of great significance to study the frequency synthesis technology.In this paper, a frequency synthesizer used as a sampling clock in a multi-channel high-speed sampling system is designed.Firstly, the kinds of frequency synthesis techniques are analyzed, and the basic principles and performance characteristics of DDS and PLL are analyzed theoretically. After comparing the advantages and disadvantages of DDS and PLL, and the advantages and disadvantages of the combined scheme, the requirements of the system index are combined.Finally, we choose a combination scheme which combines the advantages of high resolution and high conversion time of DDS with the advantages of better spurious suppression performance and wide output frequency range of PLL.The emphasis of the design is to ensure the precision of the final output signal, so that the output sampling clock can reach the required spurious and phase index of the sampling system, and the output frequency range is wide.In this paper, the author introduces the selection of key devices and the principle of drawing key circuits in detail, and designs and implements a multi-adjustment algorithm to reduce the stray of the system.The algorithm can improve the spurious performance of the final output signal of the frequency synthesizer by screening different parameter combinations of the same output frequency, and can achieve better spurious performance under the premise of satisfying the high output frequency and high resolution.Finally, the frequency synthesizer is tested experimentally, and the test results are analyzed at the end of the paper. Finally, the feasibility of the frequency synthesizer is proved by the experimental results.This paper mainly proposes and solves the following key technology: 1, gives the performance index of the frequency synthesizer according to the requirements of the project, and gives the scheme and device selection principle .2. according to the above principles,A frequency synthesizer. 3, which meets the requirements of the sampling system, is designed. Combined with the theoretical analysis of the frequency synthesizer, a multi-adjustment algorithm to reduce the stray of the system is realized.
【學(xué)位授予單位】:電子科技大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2016
【分類號(hào)】:TN74

【相似文獻(xiàn)】

相關(guān)期刊論文 前10條

1 David Yu;小數(shù)頻率合成器介紹[J];世界電子元器件;2003年08期

2 萬天才;頻率合成器技術(shù)發(fā)展動(dòng)態(tài)[J];微電子學(xué);2004年04期

3 何忠悅;;新型數(shù)字化可編程頻率合成器[J];中國科技信息;2006年04期

4 梁剛;閆源江;李亞紅;;頻率合成器的設(shè)計(jì)[J];電子科技;2009年10期

5 鄒勝福;徐志堅(jiān);王新;;多環(huán)鎖相頻率合成器的設(shè)計(jì)[J];科技信息;2010年05期

6 毛繁;穆曉華;蔣創(chuàng)新;成斌;嚴(yán)寧濤;;宇航用高可靠性頻率合成器的設(shè)計(jì)[J];壓電與聲光;2011年04期

7 ;小型頻率合成器[J];移動(dòng)通信;1971年06期

8 胡思益;;頻率合成器綜述[J];計(jì)算機(jī)與網(wǎng)絡(luò);1975年02期

9 ;采用交變偏置頻率技術(shù)的二進(jìn)制頻率合成器[J];電子技術(shù);1978年01期

10 戴崇堯;;頻率合成器中的分?jǐn)?shù)分頻技術(shù)[J];電子測量技術(shù);1980年01期

相關(guān)會(huì)議論文 前10條

1 楊德知;;傳輸測試頻率合成器[A];四川省通信學(xué)會(huì)一九九三年學(xué)術(shù)年會(huì)論文集[C];1993年

2 袁雪林;朱暢;袁乃昌;;基于變頻鎖相的低噪聲微波頻率合成器的研究與設(shè)計(jì)[A];2005'全國微波毫米波會(huì)議論文集(第一冊)[C];2006年

3 吳洋;胡明武;段麒麟;胡羅林;;超小型表貼頻率合成器的研發(fā)[A];2005'全國微波毫米波會(huì)議論文集(第一冊)[C];2006年

4 胡曉鎵;;微波集成在雷達(dá)頻率合成器中的應(yīng)用[A];2007年全國微波毫米波會(huì)議論文集(上冊)[C];2007年

5 甘光明;;高分辨率鎖相頻率合成器的設(shè)計(jì)[A];教育部中南地區(qū)高等學(xué)校電子電氣基礎(chǔ)課教學(xué)研究會(huì)第二十屆學(xué)術(shù)年會(huì)會(huì)議論文集(下冊)[C];2010年

6 吳紅梅;陳春紅;吳文;顧村鋒;;信號(hào)形式可調(diào)的頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)[A];2011年全國微波毫米波會(huì)議論文集(下冊)[C];2011年

7 閻世棟;孫兵鋒;康松柏;鐘達(dá);梅剛?cè)A;;一種高分辨率頻率合成器在銣鐘電路中的應(yīng)用[A];2009全國時(shí)間頻率學(xué)術(shù)會(huì)議論文集[C];2009年

8 徐文祥;;高性能頻率合成器性能仿真及驗(yàn)證[A];第七屆全國信息獲取與處理學(xué)術(shù)會(huì)議論文集[C];2009年

9 王蘭新;范漢強(qiáng);唐霜天;;雙數(shù)字鎖相環(huán)微波頻率合成器的分析與設(shè)計(jì)[A];1995年全國微波會(huì)議論文集(上冊)[C];1995年

10 秦士;彭克武;劉雄;;一種直接式微波頻率合成器[A];1997年全國微波會(huì)議論文集(上冊)[C];1997年

相關(guān)重要報(bào)紙文章 前2條

1 秦鐘文 柳寧;頻率合成器的排頭兵[N];中國電子報(bào);2004年

2 陜西 魏坤;用DDS制作數(shù)控信號(hào)合成器[N];電子報(bào);2008年

相關(guān)博士學(xué)位論文 前6條

1 秦鵬;高性能X波段頻率合成器[D];上海交通大學(xué);2014年

2 陳楠;低功耗頻率合成器的關(guān)鍵技術(shù)研究[D];中國科學(xué)技術(shù)大學(xué);2013年

3 付生猛;Sigma-Delta分?jǐn)?shù)頻率合成器研究與設(shè)計(jì)[D];華中科技大學(xué);2007年

4 楊文榮;CMOS單片集成的Σ-Δ小數(shù)頻率合成器設(shè)計(jì)[D];上海大學(xué);2006年

5 楊豐林;UHF RFID閱讀器中Delta-Sigma Fractional-N頻率合成器的研究[D];復(fù)旦大學(xué);2006年

6 張濤;鎖相環(huán)頻率合成器建模、設(shè)計(jì)與實(shí)現(xiàn)[D];華中科技大學(xué);2006年

相關(guān)碩士學(xué)位論文 前10條

1 烏日汗;基于FPGA的PLL+DDS的頻率合成器[D];內(nèi)蒙古大學(xué);2015年

2 楊新宇;基于PLL技術(shù)的頻率合成器設(shè)計(jì)與研究[D];蘭州大學(xué);2015年

3 夏毛毛;寬帶無線通信系統(tǒng)的頻率合成器研究[D];東南大學(xué);2015年

4 黃俊;小步進(jìn)Ku波段低相噪低雜散頻率合成器的研究[D];南京理工大學(xué);2016年

5 羅潔梅;多通道高速采樣系統(tǒng)的頻率合成器實(shí)現(xiàn)技術(shù)研究[D];電子科技大學(xué);2016年

6 楊宇;頻率合成器系統(tǒng)及部分關(guān)鍵模塊設(shè)計(jì)[D];天津大學(xué);2007年

7 尹雪曼;寬帶鎖相式頻率合成器快速鎖定模式研究[D];復(fù)旦大學(xué);2008年

8 李幾超;航空通信設(shè)備中的頻率合成器研制[D];電子科技大學(xué);2009年

9 蘭金保;一種2.4 GHz Delta-Sigma小數(shù)型頻率合成器的研究[D];哈爾濱工業(yè)大學(xué);2009年

10 沈鵬程;基于△-∑調(diào)制技術(shù)的數(shù)字分?jǐn)?shù)頻率合成器的研究[D];北京郵電大學(xué);2010年

,

本文編號(hào):1758701

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1758701.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶07428***提供,本站僅收錄摘要或目錄,作者需要?jiǎng)h除請E-mail郵箱bigeng88@qq.com