基于uClinux的FPGA遠(yuǎn)程升級(jí)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時(shí)間:2018-03-25 23:24
本文選題:Altera 切入點(diǎn):Stratix 出處:《山東大學(xué)》2015年碩士論文
【摘要】:基于SRAM工藝的常規(guī)FPGA器件掉電即會(huì)導(dǎo)致配置數(shù)據(jù)丟失,重新上電后,FPGA需要從片外EPCS或Flash等非易失性存儲(chǔ)器中重新加載配置文件,而當(dāng)FPGA設(shè)計(jì)中包含Nios Ⅱ IP核并組成含有存儲(chǔ)器接口的SOPC嵌入式系統(tǒng)時(shí),便可以在嵌入式系統(tǒng)運(yùn)行時(shí)通過在系統(tǒng)寫存儲(chǔ)器的方式將系統(tǒng)軟件也寫入該存儲(chǔ)設(shè)備中,在設(shè)計(jì)中只需根據(jù)系統(tǒng)軟件所在的存儲(chǔ)區(qū)域?qū)ios Ⅱ IP核進(jìn)行復(fù)位向量參數(shù)設(shè)置即可在FPGA配置完成時(shí)從存儲(chǔ)設(shè)備中自動(dòng)加載系統(tǒng)軟件并運(yùn)行。FPGA的這種特有的工作方式使得當(dāng)基于FPGA的嵌入式系統(tǒng)中含有存儲(chǔ)器接口、遠(yuǎn)程通信接口時(shí),即可通過遠(yuǎn)程修改存儲(chǔ)器中相應(yīng)區(qū)域的FPGA配置數(shù)據(jù)和系統(tǒng)軟件數(shù)據(jù)并配合運(yùn)用FPGA重配置觸發(fā)機(jī)制達(dá)到為FPGA系統(tǒng)實(shí)現(xiàn)遠(yuǎn)程升級(jí)的目的。本課題以山東大學(xué)科研基金項(xiàng)目‘'Net.M Core可編程萬兆網(wǎng)絡(luò)多核處理器”為背景,通過課題需求分析與方案設(shè)計(jì)、硬件系統(tǒng)構(gòu)建、uClinux操作系統(tǒng)移植,再到后期的驅(qū)動(dòng)程序開發(fā)、WEB服務(wù)器的搭建、CGI交互程序的設(shè)計(jì)等,詳細(xì)介紹并實(shí)現(xiàn)了一種基于uClinux的FPGA遠(yuǎn)程升級(jí)方法。在系統(tǒng)測(cè)試中,以Altera StratixⅣ GT 100G開發(fā)板為FPGA平臺(tái)設(shè)計(jì)實(shí)現(xiàn)的“Stratix Ⅳ GT 100G開發(fā)平臺(tái)的遠(yuǎn)程升級(jí)系統(tǒng)”為Net.M Core處理器架構(gòu)中頂層管理CPU的GUI應(yīng)用開發(fā)提供了一個(gè)高度可參考、移植的設(shè)計(jì)與實(shí)現(xiàn)模型,不論是對(duì)Net.M Core項(xiàng)目的后期進(jìn)展、應(yīng)用開發(fā),還是對(duì)其他從事相關(guān)技術(shù)研究與開發(fā)的人員都具有很好的參考價(jià)值和實(shí)踐指導(dǎo)意義。
[Abstract]:The power failure of conventional FPGA devices based on SRAM process will lead to the loss of configuration data. After rebooting, the configuration files need to be reloaded from non-volatile memory such as off-chip EPCS or Flash. When FPGA design contains Nios 鈪,
本文編號(hào):1665313
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1665313.html
最近更新
教材專著