一種可重構(gòu)計(jì)算系統(tǒng)的微架構(gòu)設(shè)計(jì)與實(shí)現(xiàn)
本文選題:可重構(gòu)計(jì)算 切入點(diǎn):動(dòng)態(tài)部分可重構(gòu) 出處:《微電子學(xué)與計(jì)算機(jī)》2017年08期 論文類型:期刊論文
【摘要】:為了推動(dòng)FPGA計(jì)算的大規(guī)模應(yīng)用,設(shè)計(jì)并實(shí)現(xiàn)了一種基于動(dòng)態(tài)部分可重構(gòu)機(jī)制的FPGA計(jì)算系統(tǒng)微架構(gòu).該架構(gòu)提供了一套提升FPGA開發(fā)效率的用戶開發(fā)模式,可在FPGA中支持SIMD/MIMD并行計(jì)算模式,并通過(guò)可重構(gòu)計(jì)算單元的通信支持流水計(jì)算模式.實(shí)驗(yàn)結(jié)果表明,該架構(gòu)在保持FPGA計(jì)算系統(tǒng)高性能、低功耗優(yōu)勢(shì)的同時(shí),可有效地簡(jiǎn)化用戶的編程模式.
[Abstract]:In order to promote the large-scale application of FPGA computing, a microarchitecture of FPGA computing system based on dynamic partial reconfigurable mechanism is designed and implemented, which provides a set of user development mode to improve the efficiency of FPGA development. The parallel computing mode of SIMD/MIMD can be supported in FPGA, and income computing mode can be supported by the communication of reconfigurable computing unit. The experimental results show that the architecture can maintain the advantages of high performance and low power consumption of FPGA computing system. Can effectively simplify the user's programming mode.
【作者單位】: 江南大學(xué)物聯(lián)網(wǎng)工程學(xué)院;數(shù)字工程與先進(jìn)計(jì)算國(guó)家重點(diǎn)實(shí)驗(yàn)室;
【基金】:數(shù)學(xué)工程與先進(jìn)計(jì)算國(guó)家重點(diǎn)實(shí)驗(yàn)室開發(fā)基金(2015A07)
【分類號(hào)】:TN791
【相似文獻(xiàn)】
相關(guān)期刊論文 前6條
1 王晟中;陳偉男;彭澄廉;;可重構(gòu)計(jì)算硬件平臺(tái)的改進(jìn)設(shè)計(jì)[J];計(jì)算機(jī)工程;2010年05期
2 周密;尚利宏;胡瑜;;給定余度下可重構(gòu)計(jì)算系統(tǒng)的可靠性最優(yōu)化研究[J];計(jì)算機(jī)科學(xué);2009年04期
3 陳曉畋;韓愛(ài)芳;;基于FPGA的可重構(gòu)計(jì)算技術(shù)研究[J];計(jì)算機(jī)與信息技術(shù);2010年04期
4 李炳新;汪波;張輝;;用于可重構(gòu)計(jì)算的FPGA開發(fā)平臺(tái)的研究[J];微電子學(xué)與計(jì)算機(jī);2010年11期
5 周軍;張強(qiáng);于曉洲;;利用層次任務(wù)圖和多種群遺傳算法的可重構(gòu)計(jì)算任務(wù)劃分[J];計(jì)算機(jī)輔助設(shè)計(jì)與圖形學(xué)學(xué)報(bào);2011年03期
6 宋慶增;顧軍華;;共軛梯度求解器的FPGA設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)應(yīng)用;2011年09期
相關(guān)博士學(xué)位論文 前1條
1 王侃文;領(lǐng)域?qū)S每芍貥?gòu)計(jì)算結(jié)構(gòu)研究[D];復(fù)旦大學(xué);2011年
相關(guān)碩士學(xué)位論文 前8條
1 陳帥;面向應(yīng)用領(lǐng)域的可重構(gòu)計(jì)算單元研究[D];復(fù)旦大學(xué);2013年
2 郭英甲;可重構(gòu)計(jì)算混合系統(tǒng)中硬件部分的設(shè)計(jì)與實(shí)現(xiàn)[D];東北大學(xué);2010年
3 張佳樂(lè);Soc可重構(gòu)計(jì)算部件之異步可重構(gòu)計(jì)算陣列設(shè)計(jì)[D];浙江大學(xué);2006年
4 馬寧;基于FPGA的可重構(gòu)計(jì)算硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)[D];哈爾濱理工大學(xué);2012年
5 劉沙;可重構(gòu)系統(tǒng)任務(wù)調(diào)度與系統(tǒng)級(jí)FPGA抗輻照設(shè)計(jì)[D];復(fù)旦大學(xué);2010年
6 史先龍;基于FPGA的可重構(gòu)計(jì)算技術(shù)的應(yīng)用研究[D];北京化工大學(xué);2006年
7 戚斌;可重構(gòu)計(jì)算處理器片上互連網(wǎng)絡(luò)架構(gòu)設(shè)計(jì)[D];合肥工業(yè)大學(xué);2012年
8 馬斌;嵌入式可重構(gòu)媒體處理SoC的集成開發(fā)環(huán)境研究及應(yīng)用[D];浙江大學(xué);2010年
,本文編號(hào):1575814
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1575814.html