示波記錄儀的采集板卡硬件設(shè)計與多通道同步技術(shù)研究
發(fā)布時間:2021-03-24 22:40
隨著科技的飛速發(fā)展,能夠更清晰,更全面,更準(zhǔn)確地反應(yīng)出被測對象的多域波形細(xì)節(jié),一直是儀器科學(xué)技術(shù)所研究的一個重要方向。如今因電子測量行業(yè)的多被測量一體化技術(shù)的發(fā)展,能夠同時采集存儲多個通道下的多類型被測信號的示波記錄儀受到該技術(shù)行業(yè)的重視。在儀器的帶寬越來越高,通道的數(shù)目越來越多的情況下,多通道同步設(shè)計技術(shù)對于示波記錄儀多通道同步顯示顯得尤為重要。在高速多通道測量系統(tǒng)中,多通道同步測量性直接影響到測試結(jié)果,相比于通道內(nèi)波形類似偏置增益類的“縱向”調(diào)節(jié),多通道波形的“橫向”同步調(diào)節(jié)不僅僅是單依靠系統(tǒng)的某些補(bǔ)償或多通道相位調(diào)偏便能完全解決,更是需要從系統(tǒng)全局出發(fā),從系統(tǒng)模塊硬件,數(shù)據(jù)傳輸邏輯鏈路,全局時鐘網(wǎng)絡(luò),多通道的同步控制住等角度分析研究非同步采集的原因,從根本的角度來研究解決示記錄儀的多通道同步性。本文將結(jié)合示波記錄儀研發(fā)項目,從硬件底層的角度出發(fā),研究示波記錄儀多通道不同步的問題緣由,提出多通道同步技術(shù)方案,并設(shè)計相應(yīng)的硬件高速測試平臺對該技術(shù)方案進(jìn)行檢驗,本文主要的研究工作有如下幾個方面:1.研究了示波記錄儀中高速采集模塊的設(shè)計方案與示波記錄儀128通道顯示基理,通過硬件的比對測...
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:96 頁
【學(xué)位級別】:碩士
【部分圖文】:
DL850E板卡產(chǎn)品
電子科技大學(xué)碩士學(xué)位論文輸于方案 b,但通過硬件驗證比對得出,方案 a 的隔離技術(shù)在硬件上較方案 b 而言采用磁隔離芯片進(jìn)行通道隔離,使用的磁隔離芯片數(shù)量隨帶寬的增加而增加。b 方案中,通過調(diào)理單元對信號幅度的控制,使信號滿足寬帶隔離放大器(尺寸封裝為 55mm 38mm 8mm )的輸入幅度需求,在模擬信號完成量化前的模擬通路中完成多通道采集信號的隔離。從最終的性價比角度而言,方案 b 的隔離技術(shù)在本示波記錄儀的多通道隔離場合中更宜適用。
電子科技大學(xué)碩士學(xué)位論文 模擬差分信號輸入電壓范圍(可配置):1Vpp,1.6Vpp,2Vpp; 信噪比(SNR):71.2dBFS(70MHz) 數(shù)據(jù)輸出:LVDS 電平或 CMOS 電平; 輸入端口總數(shù):2Channel; 配置接口協(xié)議類型:串行外設(shè)接口(Serial Peripheral Interface); 電源供電: 1.8V; 總功耗:1.6 w*2CHANNEL;配置 AD9628 器件使用單工模式下的 SPI 接口,即可完成數(shù)據(jù)的配置傳輸,接口分別是串行時鐘(SCLK),串行數(shù)據(jù)輸入輸出(SDIO),設(shè)備片選使用信號(CS);其配置的具體時序圖如圖 3-10 所示。
【參考文獻(xiàn)】:
期刊論文
[1]應(yīng)用源同步技術(shù)實現(xiàn)高速ADC與FPGA互連[J]. 顧峰,呂余清. 電子技術(shù). 2016(10)
[2]多通道同步時鐘技術(shù)[J]. 涂正林,趙晨光. 艦船電子對抗. 2016(05)
[3]高速時鐘的抖動分析[J]. 張彥,劉軍峰,馬婷. 空間電子技術(shù). 2015(04)
博士論文
[1]寬帶等效取樣示波器關(guān)鍵技術(shù)研究[D]. 邱渡裕.電子科技大學(xué) 2015
碩士論文
[1]20GSPS數(shù)字示波器的數(shù)據(jù)采集模塊硬件設(shè)計[D]. 孫凱.電子科技大學(xué) 2018
[2]示波記錄儀深存儲和雙捕獲模塊的設(shè)計與實現(xiàn)[D]. 李力.電子科技大學(xué) 2018
[3]基于FPGA的示波記錄儀的高速數(shù)據(jù)處理[D]. 雷洪.電子科技大學(xué) 2017
[4]高速邏輯分析儀多通道同步技術(shù)研究[D]. 徐偉亮.電子科技大學(xué) 2015
本文編號:3098527
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:96 頁
【學(xué)位級別】:碩士
【部分圖文】:
DL850E板卡產(chǎn)品
電子科技大學(xué)碩士學(xué)位論文輸于方案 b,但通過硬件驗證比對得出,方案 a 的隔離技術(shù)在硬件上較方案 b 而言采用磁隔離芯片進(jìn)行通道隔離,使用的磁隔離芯片數(shù)量隨帶寬的增加而增加。b 方案中,通過調(diào)理單元對信號幅度的控制,使信號滿足寬帶隔離放大器(尺寸封裝為 55mm 38mm 8mm )的輸入幅度需求,在模擬信號完成量化前的模擬通路中完成多通道采集信號的隔離。從最終的性價比角度而言,方案 b 的隔離技術(shù)在本示波記錄儀的多通道隔離場合中更宜適用。
電子科技大學(xué)碩士學(xué)位論文 模擬差分信號輸入電壓范圍(可配置):1Vpp,1.6Vpp,2Vpp; 信噪比(SNR):71.2dBFS(70MHz) 數(shù)據(jù)輸出:LVDS 電平或 CMOS 電平; 輸入端口總數(shù):2Channel; 配置接口協(xié)議類型:串行外設(shè)接口(Serial Peripheral Interface); 電源供電: 1.8V; 總功耗:1.6 w*2CHANNEL;配置 AD9628 器件使用單工模式下的 SPI 接口,即可完成數(shù)據(jù)的配置傳輸,接口分別是串行時鐘(SCLK),串行數(shù)據(jù)輸入輸出(SDIO),設(shè)備片選使用信號(CS);其配置的具體時序圖如圖 3-10 所示。
【參考文獻(xiàn)】:
期刊論文
[1]應(yīng)用源同步技術(shù)實現(xiàn)高速ADC與FPGA互連[J]. 顧峰,呂余清. 電子技術(shù). 2016(10)
[2]多通道同步時鐘技術(shù)[J]. 涂正林,趙晨光. 艦船電子對抗. 2016(05)
[3]高速時鐘的抖動分析[J]. 張彥,劉軍峰,馬婷. 空間電子技術(shù). 2015(04)
博士論文
[1]寬帶等效取樣示波器關(guān)鍵技術(shù)研究[D]. 邱渡裕.電子科技大學(xué) 2015
碩士論文
[1]20GSPS數(shù)字示波器的數(shù)據(jù)采集模塊硬件設(shè)計[D]. 孫凱.電子科技大學(xué) 2018
[2]示波記錄儀深存儲和雙捕獲模塊的設(shè)計與實現(xiàn)[D]. 李力.電子科技大學(xué) 2018
[3]基于FPGA的示波記錄儀的高速數(shù)據(jù)處理[D]. 雷洪.電子科技大學(xué) 2017
[4]高速邏輯分析儀多通道同步技術(shù)研究[D]. 徐偉亮.電子科技大學(xué) 2015
本文編號:3098527
本文鏈接:http://sikaile.net/kejilunwen/dianlilw/3098527.html
最近更新
教材專著