基于FPGA的綜合導(dǎo)航信息顯示與轉(zhuǎn)發(fā)裝置設(shè)計(jì)
發(fā)布時(shí)間:2023-03-05 13:26
為了滿足艦船通訊、雷達(dá)等其他用戶實(shí)時(shí)觀察并自動(dòng)獲取綜合導(dǎo)航信息的需求,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(Field Programmable Gate Array,FPGA)的綜合導(dǎo)航信息顯示與轉(zhuǎn)發(fā)裝置。該裝置工作于1553B總線監(jiān)視模式,監(jiān)聽(tīng)并解碼1553B總線的綜合導(dǎo)航信息后,轉(zhuǎn)換為通訊、雷達(dá)等用戶自定協(xié)議通過(guò)RS-422總線進(jìn)行分發(fā)。同時(shí)該裝置能實(shí)時(shí)顯示信息以便操作人員進(jìn)行觀察。實(shí)際應(yīng)用表明該裝置運(yùn)行良好,能夠滿足用戶需求,具有較高的可靠性。
【文章頁(yè)數(shù)】:3 頁(yè)
【文章目錄】:
1 總體設(shè)計(jì)
2 硬件電路設(shè)計(jì)
3 數(shù)據(jù)接收轉(zhuǎn)換處理軟件設(shè)計(jì)
4 顯示程序設(shè)計(jì)
4.1 顯示界面的規(guī)劃
4.2 編寫(xiě)顯示程序
5 結(jié)束語(yǔ)
本文編號(hào):3756277
【文章頁(yè)數(shù)】:3 頁(yè)
【文章目錄】:
1 總體設(shè)計(jì)
2 硬件電路設(shè)計(jì)
3 數(shù)據(jù)接收轉(zhuǎn)換處理軟件設(shè)計(jì)
4 顯示程序設(shè)計(jì)
4.1 顯示界面的規(guī)劃
4.2 編寫(xiě)顯示程序
5 結(jié)束語(yǔ)
本文編號(hào):3756277
本文鏈接:http://sikaile.net/kejilunwen/chuanbolw/3756277.html
最近更新
教材專著