一種可重構(gòu)的數(shù)字中頻處理平臺(tái)設(shè)計(jì)
【文章頁(yè)數(shù)】:4 頁(yè)
【部分圖文】:
圖3以高速串行總線數(shù)據(jù)交換為中心的實(shí)時(shí)數(shù)據(jù)交換網(wǎng)絡(luò)
本文設(shè)計(jì)的數(shù)字化處理平臺(tái)典型配置如圖4所示,由嵌入式計(jì)算機(jī)處理模塊、窄帶采集處理模塊、寬帶采集處理模塊、多DSP增強(qiáng)處理模塊[5]、數(shù)據(jù)交換模塊和底板組成。圖4頻譜分析儀數(shù)字中頻處理平臺(tái)典型配置
圖2以嵌入式計(jì)算機(jī)模塊為中心的數(shù)據(jù)處理框架
圖1基于數(shù)字中頻體制的頻譜分析儀框圖1數(shù)字中頻處理平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)
圖5頻譜分析儀中的數(shù)字信號(hào)處理流程
設(shè)備主機(jī)通過(guò)網(wǎng)絡(luò)或者USB存儲(chǔ)設(shè)備獲得新的配置數(shù)據(jù)[6],系統(tǒng)主機(jī)將接收到的配置數(shù)據(jù)存到本地硬盤(pán),并由儀器主機(jī)通過(guò)PCI/PCIe總線將新的配置文件配置到各個(gè)模塊FPGA中,完成新的功能升級(jí)。通過(guò)這種方式可以大大簡(jiǎn)化儀器升級(jí)過(guò)程,減少升級(jí)成本,方便遠(yuǎn)程升級(jí),提高儀器生命周期。圖6....
圖1基于數(shù)字中頻體制的頻譜分析儀框圖
二十一世紀(jì)以來(lái),隨著集成電路技術(shù)包括高速模擬數(shù)字轉(zhuǎn)換器(ADC)、大規(guī)?删幊涕T(mén)陣列(FPGA)的快速發(fā)展,開(kāi)始出現(xiàn)了基于全數(shù)字中頻體制的頻譜分析儀表,例如2001年安捷倫推出的PSA系列頻譜分析儀即采用了全數(shù)字中頻處理技術(shù)[1],信號(hào)分析處理能力和測(cè)量穩(wěn)定度、測(cè)量精度得到很大程....
本文編號(hào):3957527
本文鏈接:http://sikaile.net/kejilunwen/wltx/3957527.html