基于FPGA的π/4-DQPSK調(diào)制解調(diào)技術(shù)設(shè)計(jì)與仿真
發(fā)布時(shí)間:2021-04-24 18:21
現(xiàn)代數(shù)字通信系統(tǒng)的快速發(fā)展使得我們對(duì)傳輸質(zhì)量、傳輸距離、信道容量提出了新的要求。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直以來都是科研人員研究的重點(diǎn)方向,調(diào)制解調(diào)算法的好壞在某種程度上決定了數(shù)字通信系統(tǒng)的質(zhì)量和效率。本論文是基于FPGA的p/4-DQPSK的調(diào)制解調(diào)技術(shù)的研究,p/4一DQPSK調(diào)制技術(shù)是QPSK技術(shù)的改進(jìn)形式,它是一種窄帶數(shù)字調(diào)制技術(shù),其特點(diǎn)是頻譜特性好、抗衰落強(qiáng)、頻帶利用率高。首先研究并分析了p/4-DQPSK調(diào)制和解調(diào)的基本原理。對(duì)于調(diào)制系統(tǒng),重點(diǎn)研究了差分編碼技術(shù)和成型濾波技術(shù),在MATLAB中仿真比較了滾降系數(shù)分別為0、0.5、1的平方根升余弦濾波器的性能指標(biāo)。在解調(diào)系統(tǒng)中著重比較了中頻差分解調(diào)、基帶差分解調(diào)技術(shù)這兩種解調(diào)方法,選擇了基帶差分解調(diào)。其次根據(jù)我們?cè)趯?shí)現(xiàn)p/4-DQPSK調(diào)制解調(diào)中遇到載波同步、碼元同步的問題,針對(duì)性的研究了科斯塔斯環(huán)算法、超前—滯后門同步算法的原理,并對(duì)其中的關(guān)鍵模塊環(huán)路濾波模塊和遲早-門數(shù)據(jù)采集模塊進(jìn)行了理論分析和仿真驗(yàn)證。最后,采用FPGA硬件描述語言Verilog HDL在Altera公司的QUARTUS Ⅱ開發(fā)環(huán)境下設(shè)計(jì)并仿真各...
【文章來源】:云南大學(xué)云南省 211工程院校
【文章頁(yè)數(shù)】:55 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
第一章 緒論
1.1 課題研究的背景及意義
1.1.1 數(shù)字通信系統(tǒng)與p/4-DQPSK
1.1.2 調(diào)制解調(diào)技術(shù)及p/4-DQPSK的國(guó)內(nèi)外發(fā)展現(xiàn)狀
1.2 課題意義
1.3 FGPA的設(shè)計(jì)流程
1.4 論文的主要工作
第二章 p/4-DQPSK調(diào)制解調(diào)及其關(guān)鍵技術(shù)
2.1 p/4-DQPSK調(diào)制原理研究
2.2 p/4-DQPSK解調(diào)原理研究
2.3 碼間干擾和成型濾波器
2.3.1 碼間干擾的產(chǎn)生與濾波
2.3.2 升余弦平方根濾波器
2.4 同步原理
2.4.1 同步
2.4.2 碼元同步技術(shù)
第三章 p/4-DQPSK調(diào)制系統(tǒng)的軟件設(shè)計(jì)
3.1 調(diào)制系統(tǒng)的實(shí)現(xiàn)
3.1.1 信號(hào)源模塊(m序列發(fā)生器)
3.1.2 擾碼模塊
3.1.3 串/并變換模塊
3.1.4 差分編碼模塊
3.1.5 本地振蕩(NCO)模塊
3.2 調(diào)制系統(tǒng)仿真結(jié)果
第四章 p/4-DQPSK解調(diào)系統(tǒng)的軟件設(shè)計(jì)
4.1 解調(diào)系統(tǒng)的實(shí)現(xiàn)
4.1.1 解擾碼模塊
4.1.2 解差分模塊
4.1.3 FIR數(shù)字濾波器的研究
4.1.4 并/串轉(zhuǎn)換模塊
4.2 解調(diào)系統(tǒng)仿真及分析
4.3 解調(diào)中載波同步的實(shí)現(xiàn)方法
4.3.1 科斯塔斯環(huán)法同步原理
4.3.2 環(huán)路濾波模塊
4.4 解調(diào)中碼元同步實(shí)現(xiàn)方法
4.4.1 直接法
4.4.2 遲-早門數(shù)據(jù)采樣模塊
第五章 總結(jié)及展望
5.1 工作總結(jié)
5.2 進(jìn)一步研究工作
參考文獻(xiàn)
致謝
【參考文獻(xiàn)】:
期刊論文
[1]π/4-DQPSK調(diào)制技術(shù)的仿真及實(shí)現(xiàn)[J]. 廖鷹梅,邢曉燕,田敏. 大眾科技. 2009(09)
[2]超高速數(shù)字解調(diào)中QPSK信號(hào)的符號(hào)同步研究[J]. 張錦鈺,閆毅,姚秀娟,王春梅. 電子測(cè)量技術(shù). 2009(06)
[3]π/4 DQPSK解調(diào)算法的研究與仿真[J]. 駱艷卜,金偉,柏雪倩. 電子測(cè)量技術(shù). 2009(01)
[4]基于FPGA的π/4DQPSK調(diào)制[J]. 李曙光,葉平. 中國(guó)新通信. 2008(03)
[5]基于DSP的π/4-DQPSK調(diào)制解調(diào)器的實(shí)現(xiàn)[J]. 賀飛揚(yáng),高俊,高道恩. 電子器件. 2006(03)
[6]全數(shù)字Costas環(huán)在FPGA上的設(shè)計(jì)與實(shí)現(xiàn)[J]. 張安安,杜勇,韓方景. 電子工程師. 2006(01)
[7]A New Signal Processing Technique of π/4-DQPSK Modem Based on Software Radio[J]. Chang Jiang & Zhang Naitong Communication Research Center, Harbin Institute of Technology, Harbin 150001, P. R. China. Journal of Systems Engineering and Electronics. 2003(02)
[8]DAB中的DQPSK調(diào)制技術(shù)特點(diǎn)[J]. 楊曙輝,李棟. 北京廣播學(xué)院學(xué)報(bào)(自然科學(xué)版). 1999(02)
碩士論文
[1]基于FPGA擴(kuò)頻通信系統(tǒng)中偽碼同步技術(shù)的研究[D]. 杜輝.黑龍江大學(xué) 2012
[2]π/4-DQPSK調(diào)制解調(diào)技術(shù)研究及FPGA實(shí)現(xiàn)[D]. 龍幸.電子科技大學(xué) 2011
[3]基于Gardner算法的位定時(shí)同步研究[D]. 朱雪陽.南京理工大學(xué) 2010
[4]DQPSK調(diào)制解調(diào)系統(tǒng)建模與算法研究[D]. 湯學(xué)豐.華中科技大學(xué) 2009
[5]軟件無線電中的解調(diào)算法研究與DSP實(shí)現(xiàn)[D]. 王新臺(tái).西安電子科技大學(xué) 2004
本文編號(hào):3157841
【文章來源】:云南大學(xué)云南省 211工程院校
【文章頁(yè)數(shù)】:55 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
第一章 緒論
1.1 課題研究的背景及意義
1.1.1 數(shù)字通信系統(tǒng)與p/4-DQPSK
1.1.2 調(diào)制解調(diào)技術(shù)及p/4-DQPSK的國(guó)內(nèi)外發(fā)展現(xiàn)狀
1.2 課題意義
1.3 FGPA的設(shè)計(jì)流程
1.4 論文的主要工作
第二章 p/4-DQPSK調(diào)制解調(diào)及其關(guān)鍵技術(shù)
2.1 p/4-DQPSK調(diào)制原理研究
2.2 p/4-DQPSK解調(diào)原理研究
2.3 碼間干擾和成型濾波器
2.3.1 碼間干擾的產(chǎn)生與濾波
2.3.2 升余弦平方根濾波器
2.4 同步原理
2.4.1 同步
2.4.2 碼元同步技術(shù)
第三章 p/4-DQPSK調(diào)制系統(tǒng)的軟件設(shè)計(jì)
3.1 調(diào)制系統(tǒng)的實(shí)現(xiàn)
3.1.1 信號(hào)源模塊(m序列發(fā)生器)
3.1.2 擾碼模塊
3.1.3 串/并變換模塊
3.1.4 差分編碼模塊
3.1.5 本地振蕩(NCO)模塊
3.2 調(diào)制系統(tǒng)仿真結(jié)果
第四章 p/4-DQPSK解調(diào)系統(tǒng)的軟件設(shè)計(jì)
4.1 解調(diào)系統(tǒng)的實(shí)現(xiàn)
4.1.1 解擾碼模塊
4.1.2 解差分模塊
4.1.3 FIR數(shù)字濾波器的研究
4.1.4 并/串轉(zhuǎn)換模塊
4.2 解調(diào)系統(tǒng)仿真及分析
4.3 解調(diào)中載波同步的實(shí)現(xiàn)方法
4.3.1 科斯塔斯環(huán)法同步原理
4.3.2 環(huán)路濾波模塊
4.4 解調(diào)中碼元同步實(shí)現(xiàn)方法
4.4.1 直接法
4.4.2 遲-早門數(shù)據(jù)采樣模塊
第五章 總結(jié)及展望
5.1 工作總結(jié)
5.2 進(jìn)一步研究工作
參考文獻(xiàn)
致謝
【參考文獻(xiàn)】:
期刊論文
[1]π/4-DQPSK調(diào)制技術(shù)的仿真及實(shí)現(xiàn)[J]. 廖鷹梅,邢曉燕,田敏. 大眾科技. 2009(09)
[2]超高速數(shù)字解調(diào)中QPSK信號(hào)的符號(hào)同步研究[J]. 張錦鈺,閆毅,姚秀娟,王春梅. 電子測(cè)量技術(shù). 2009(06)
[3]π/4 DQPSK解調(diào)算法的研究與仿真[J]. 駱艷卜,金偉,柏雪倩. 電子測(cè)量技術(shù). 2009(01)
[4]基于FPGA的π/4DQPSK調(diào)制[J]. 李曙光,葉平. 中國(guó)新通信. 2008(03)
[5]基于DSP的π/4-DQPSK調(diào)制解調(diào)器的實(shí)現(xiàn)[J]. 賀飛揚(yáng),高俊,高道恩. 電子器件. 2006(03)
[6]全數(shù)字Costas環(huán)在FPGA上的設(shè)計(jì)與實(shí)現(xiàn)[J]. 張安安,杜勇,韓方景. 電子工程師. 2006(01)
[7]A New Signal Processing Technique of π/4-DQPSK Modem Based on Software Radio[J]. Chang Jiang & Zhang Naitong Communication Research Center, Harbin Institute of Technology, Harbin 150001, P. R. China. Journal of Systems Engineering and Electronics. 2003(02)
[8]DAB中的DQPSK調(diào)制技術(shù)特點(diǎn)[J]. 楊曙輝,李棟. 北京廣播學(xué)院學(xué)報(bào)(自然科學(xué)版). 1999(02)
碩士論文
[1]基于FPGA擴(kuò)頻通信系統(tǒng)中偽碼同步技術(shù)的研究[D]. 杜輝.黑龍江大學(xué) 2012
[2]π/4-DQPSK調(diào)制解調(diào)技術(shù)研究及FPGA實(shí)現(xiàn)[D]. 龍幸.電子科技大學(xué) 2011
[3]基于Gardner算法的位定時(shí)同步研究[D]. 朱雪陽.南京理工大學(xué) 2010
[4]DQPSK調(diào)制解調(diào)系統(tǒng)建模與算法研究[D]. 湯學(xué)豐.華中科技大學(xué) 2009
[5]軟件無線電中的解調(diào)算法研究與DSP實(shí)現(xiàn)[D]. 王新臺(tái).西安電子科技大學(xué) 2004
本文編號(hào):3157841
本文鏈接:http://sikaile.net/kejilunwen/wltx/3157841.html
最近更新
教材專著