諧波目標(biāo)探測(cè)器信號(hào)處理單元設(shè)計(jì)
本文關(guān)鍵詞:諧波目標(biāo)探測(cè)器信號(hào)處理單元設(shè)計(jì),由筆耕文化傳播整理發(fā)布。
【摘要】:金屬結(jié)目標(biāo)再輻射諧波主要為三次諧波,本文以金屬結(jié)目標(biāo)為研究對(duì)象,以線性調(diào)頻脈沖體制3次諧波目標(biāo)探測(cè)器為背景,重點(diǎn)完成信號(hào)處理器的軟、硬件設(shè)計(jì)及調(diào)試工作。本文主要工作:研究了線性調(diào)頻諧波探測(cè)器的回波差頻信號(hào)表達(dá)式和諧波探測(cè)器距離方程,并從不同角度討論了金屬結(jié)目標(biāo)產(chǎn)生諧波的機(jī)理。根據(jù)三次諧波探測(cè)器工作過(guò)程和系統(tǒng)組成,圍繞ADC+DSP+FPGA基本架構(gòu),設(shè)計(jì)了包括ADC、FPGA、DSP、調(diào)制器和串口等在內(nèi)的硬件電路方案;赩HDL語(yǔ)言,在XILINXISE和MODELSIM平臺(tái)上完成了FPGA相關(guān)功能模塊的程序設(shè)計(jì)和波形仿真工作。在CCS2.0開(kāi)發(fā)環(huán)境下,對(duì)TMS320VC5416采用C語(yǔ)言和匯編語(yǔ)言混合編程的方法完成了程序設(shè)計(jì)。開(kāi)發(fā)了上位機(jī)軟件,主要完成兩方面功能:一是信號(hào)處理器系統(tǒng)參數(shù)的設(shè)置,二是AD采樣數(shù)據(jù)的傳輸和顯示。目前完成的信號(hào)處理器軟、硬件基本功能已通過(guò)測(cè)試,并安裝到諧波目標(biāo)探測(cè)器中進(jìn)行總體調(diào)試。
【關(guān)鍵詞】:非線性目標(biāo) 諧波探測(cè)器 信號(hào)處理器
【學(xué)位授予單位】:南京理工大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TN957.51
【目錄】:
- 摘要3-4
- Abstract4-7
- 1 緒論7-10
- 1.1 諧波雷達(dá)的背景及意義7-8
- 1.2 國(guó)內(nèi)外諧波雷達(dá)研究現(xiàn)狀8-9
- 1.3 本文工作9-10
- 2 線性調(diào)頻諧波探測(cè)器10-18
- 2.1 諧波探測(cè)器原理10-12
- 2.2 諧波探測(cè)器距離方程12-14
- 2.3 金屬結(jié)目標(biāo)產(chǎn)生諧波機(jī)理14-16
- 2.4 金屬結(jié)目標(biāo)物理模型16-17
- 2.5 本章小結(jié)17-18
- 3 信號(hào)處理單元硬件設(shè)計(jì)18-33
- 3.1 諧波探測(cè)器總體方案18-21
- 3.1.1 諧波發(fā)射機(jī)19
- 3.1.2 諧波接收機(jī)19-20
- 3.1.3 收發(fā)天線20-21
- 3.2 諧波探測(cè)器設(shè)備21-22
- 3.3 信號(hào)處理單元硬件設(shè)計(jì)22-31
- 3.3.1 總體功能設(shè)計(jì)22-23
- 3.3.2 ADC采樣電路設(shè)計(jì)23-26
- 3.3.3 DSP電路設(shè)計(jì)26-28
- 3.3.4 FPGA電路設(shè)計(jì)28-29
- 3.3.5 波形調(diào)制器設(shè)計(jì)29-31
- 3.3.6 串口轉(zhuǎn)換電路31
- 3.4 本章小結(jié)31-33
- 4 基于FPGA信號(hào)處理單元的程序設(shè)計(jì)33-54
- 4.1 FPGA總體功能33-34
- 4.2 系統(tǒng)時(shí)鐘方案34-35
- 4.3 調(diào)制波形參數(shù)控制信號(hào)35-39
- 4.4 ADC時(shí)鐘和數(shù)據(jù)采樣39-40
- 4.5 DRAM讀寫控制40
- 4.6 FFT方案40-46
- 4.6.1 FFT實(shí)現(xiàn)原理40-42
- 4.6.2 FFT IP核42-44
- 4.6.3 FFT設(shè)計(jì)44-46
- 4.7 串口設(shè)計(jì)46-53
- 4.7.1 工作原理46-47
- 4.7.2 模塊設(shè)計(jì)47-53
- 4.8 本章小結(jié)53-54
- 5 基于DSP的系統(tǒng)程序設(shè)計(jì)54-63
- 5.1 相關(guān)寄存器配置54-55
- 5.2 外部存儲(chǔ)器擴(kuò)展55-60
- 5.2.1 外部存儲(chǔ)空間配置55
- 5.2.2 數(shù)據(jù)存儲(chǔ)器55-57
- 5.2.3 FLASH存儲(chǔ)器57-60
- 5.3 I/O空間配置60-62
- 5.4 本章小結(jié)62-63
- 6 PC機(jī)串口通信程序設(shè)計(jì)63-72
- 6.1 USB串口通信63
- 6.2 DRAM2數(shù)據(jù)上傳63-67
- 6.3 通過(guò)串口進(jìn)行參數(shù)設(shè)置67-68
- 6.4 PC程序設(shè)計(jì)68-71
- 6.5 本章小結(jié)71-72
- 結(jié)束語(yǔ)72-73
- 致謝73-74
- 參考文獻(xiàn)74-76
【參考文獻(xiàn)】
中國(guó)期刊全文數(shù)據(jù)庫(kù) 前9條
1 王林泉,皮亦鳴,陳曉寧,肖欣;基于FPGA的超高速FFT硬件實(shí)現(xiàn)[J];電子科技大學(xué)學(xué)報(bào);2005年02期
2 陸茸;;諧波雷達(dá)的原理及其應(yīng)用[J];硅谷;2008年18期
3 鄭爭(zhēng)兵;;一種基于FPGA的UART電路設(shè)計(jì)[J];國(guó)外電子測(cè)量技術(shù);2010年07期
4 杜洋,李寶森;14位高精度高速AD轉(zhuǎn)換器AD9244[J];國(guó)外電子元器件;2003年10期
5 魏亞f ;李振華;盧雪萍;;基于FPGA的UART控制器的實(shí)現(xiàn)[J];紹興文理學(xué)院學(xué)報(bào)(自然科學(xué));2011年01期
6 蘇漪;譚潭;;FPGA與DSP接口(UART)的設(shè)計(jì)實(shí)現(xiàn)與驗(yàn)證[J];無(wú)線電工程;2009年10期
7 梁婕,高德遠(yuǎn),張盛兵,段然;工控系統(tǒng)平臺(tái)串行通信接口的設(shè)計(jì)與實(shí)現(xiàn)[J];微型機(jī)與應(yīng)用;2004年12期
8 孫萬(wàn)川,張?zhí)N玉;PC與TMS320C54x基于RS485的異步串行通信的實(shí)現(xiàn)[J];現(xiàn)代電子技術(shù);2003年23期
9 熊正燁;隧道效應(yīng)中偏壓的作用[J];中山大學(xué)學(xué)報(bào)(自然科學(xué)版);2004年S1期
本文關(guān)鍵詞:諧波目標(biāo)探測(cè)器信號(hào)處理單元設(shè)計(jì),由筆耕文化傳播整理發(fā)布。
,本文編號(hào):311061
本文鏈接:http://sikaile.net/kejilunwen/wltx/311061.html