滿足5G復雜要求的高性能DSP和控制處理
發(fā)布時間:2021-03-15 13:02
<正>21世紀初,數字信號處理器(DSP)結構簡單、性能有限,編程卻很復雜。DSP采用融合指令并利用單指令多數據(SIMD)進行數據計算。該計算用于在單MAC(乘法累加)或雙MAC計算中的MAC操作。這些DSP是簡單的匯編級編程芯核,具有有限的指令集架構(ISA),通常用于各種信號處理和語音處理應用。
【文章來源】:中國集成電路. 2020,29(11)
【文章頁數】:4 頁
【部分圖文】:
處理器的靈活性可以在性能需求與功耗預算之間達到平衡
用于蜂窩用戶設備調制解調器的DSP和CPU發(fā)展歷程
ARC HS4x D處理器框圖
本文編號:3084225
【文章來源】:中國集成電路. 2020,29(11)
【文章頁數】:4 頁
【部分圖文】:
處理器的靈活性可以在性能需求與功耗預算之間達到平衡
用于蜂窩用戶設備調制解調器的DSP和CPU發(fā)展歷程
ARC HS4x D處理器框圖
本文編號:3084225
本文鏈接:http://sikaile.net/kejilunwen/wltx/3084225.html
教材專著