面向多核DSP的低功耗時鐘復位系統(tǒng)設(shè)計
發(fā)布時間:2017-10-04 14:15
本文關(guān)鍵詞:面向多核DSP的低功耗時鐘復位系統(tǒng)設(shè)計
更多相關(guān)文章: 低功耗 時鐘系統(tǒng) 復位系統(tǒng) 時鐘切換
【摘要】:時鐘復位系統(tǒng)作為DSP芯片的心臟和神經(jīng),直接影響著芯片的性能和功耗,以及芯片的正常啟動和異;謴。低功耗設(shè)計也已成為現(xiàn)在芯片設(shè)計所必須考慮的重要問題,低功耗設(shè)計技術(shù)與時鐘復位系統(tǒng)緊密相連,許多低功耗設(shè)計技術(shù)需要時鐘復位系統(tǒng)的支持,而時鐘復位系統(tǒng)本身的設(shè)計也有許多低功耗特征。本文結(jié)合我校自主研發(fā)的一款多核DSP處理器的實際需求,設(shè)計并實現(xiàn)了一個面向多核并支持系統(tǒng)級低功耗控制的DSP時鐘復位系統(tǒng),本文的主要工作和貢獻如下:結(jié)合目標芯片的系統(tǒng)結(jié)構(gòu)和工作特點,構(gòu)建了芯片的時鐘系統(tǒng)和復位系統(tǒng)的基本結(jié)構(gòu)并完成了其功能設(shè)計及其對功耗管理設(shè)計的支持。針對時鐘復位系統(tǒng)設(shè)計中的設(shè)計難點問題進行了重點分析和設(shè)計,設(shè)計了等占空比的任意分頻電路;分析和設(shè)計了針對本時鐘系統(tǒng)的可靠性跨時鐘對接方案、實現(xiàn)了在任意兩時鐘間進行無毛刺時鐘切換的專有電路,并通過影像寄存器實現(xiàn)了時鐘控制系統(tǒng)的跨時鐘域動態(tài)配置。面向目標芯片完成了多種時鐘并存,并可以動態(tài)配置、分頻、支持按需對齊和無毛刺切換的復雜時鐘系統(tǒng),實現(xiàn)了多級多模式系統(tǒng)復位邏輯。綜合運用多種手段對本設(shè)計進行驗證,在模塊級、系統(tǒng)級完成了較為全面的功能驗證,并基于覆蓋率進行了驗證完善,最后采用形式化方法進行了驗證強化,結(jié)果表明本設(shè)計在功能和性能方面均達到了預期的設(shè)計指標,能夠切實滿足目標芯片要求。
【關(guān)鍵詞】:低功耗 時鐘系統(tǒng) 復位系統(tǒng) 時鐘切換
【學位授予單位】:國防科學技術(shù)大學
【學位級別】:碩士
【學位授予年份】:2014
【分類號】:TP332
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前1條
1 繩偉光;蔣劍飛;何衛(wèi)鋒;;高性能DSP的發(fā)展現(xiàn)狀與未來趨勢[J];中國集成電路;2011年04期
,本文編號:971101
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/971101.html
最近更新
教材專著