Xilinx新型FPGA將存儲(chǔ)器帶寬提升20倍
本文關(guān)鍵詞:Xilinx新型FPGA將存儲(chǔ)器帶寬提升20倍
更多相關(guān)文章: 存儲(chǔ)器帶寬 Xilinx 計(jì)算密集型 Virtex 賽靈思 新型器件 機(jī)器學(xué)習(xí) DIMM 優(yōu)化型 異構(gòu)計(jì)算
【摘要】:正賽靈思(Xilinx)公司宣布,采用HBM和CCIX技術(shù)的新型16nm Virtex UltraScale+FPGA的細(xì)節(jié)。該支持HBM的FPGA系列,擁有最高存儲(chǔ)器帶寬,相比DDR4DIMM將存儲(chǔ)器帶寬提升了20倍,而相比競爭性存儲(chǔ)器技術(shù),則將單位比特功耗降低4倍。這些新型器件專為滿足諸如機(jī)器學(xué)習(xí)、以太網(wǎng)互聯(lián)、8K視頻和雷達(dá)等計(jì)算密集型應(yīng)用所需的更高存儲(chǔ)器帶寬而打造,同時(shí)還
【關(guān)鍵詞】: 存儲(chǔ)器帶寬;Xilinx;計(jì)算密集型;Virtex;賽靈思;新型器件;機(jī)器學(xué)習(xí);DIMM;優(yōu)化型;異構(gòu)計(jì)算;
【分類號(hào)】:TP333
【正文快照】: 賽靈思(Xilinx)公司宣布,采用HBM和CCIX技術(shù)的新型16nm Virtex UltraScale+FPGA的細(xì)節(jié)。該支持HBM的FPGA系列,擁有最高存儲(chǔ)器帶寬,相比DDR4DIMM將存儲(chǔ)器帶寬提升了20倍,而相比競爭性存儲(chǔ)器技術(shù),則將單位比特功耗降低4倍。這些新型器件專為滿足諸如機(jī)器學(xué)習(xí)、以太網(wǎng)互聯(lián)、8K視
【相似文獻(xiàn)】
中國期刊全文數(shù)據(jù)庫 前10條
1 Dan Skinner;針對3G手機(jī)的先進(jìn)存儲(chǔ)器解決方案[J];今日電子;2003年10期
2 ;存儲(chǔ)器、鎖存器[J];電子科技文摘;2001年03期
3 ;存儲(chǔ)器、鎖存器[J];電子科技文摘;2002年02期
4 歐陽偉;張琦濱;;基于當(dāng)代DRAM結(jié)構(gòu)的存儲(chǔ)器控制器設(shè)計(jì)[J];微計(jì)算機(jī)信息;2008年11期
5 孟澤;關(guān)于Rambus新規(guī)范質(zhì)疑問答[J];世界電子元器件;1998年10期
6 Manish Deo;Jeffrey Schulz;;Altera FPGA和HMC技術(shù)結(jié)合滿足下一代存儲(chǔ)器需求[J];中國電子商情(基礎(chǔ)電子);2014年06期
7 王虎軍,,齊廣玉,姜元大;基于層次請求模型的PPMB系統(tǒng)性能分析[J];計(jì)算機(jī)研究與發(fā)展;1996年07期
8 溫淑鴻;崔慧娟;唐昆;;有效利用片上分塊存儲(chǔ)器[J];清華大學(xué)學(xué)報(bào)(自然科學(xué)版);2006年01期
9 Mathew Arcoleo;SRAM新架構(gòu)提高網(wǎng)絡(luò)應(yīng)用存儲(chǔ)器帶寬[J];世界電子元器件;2001年08期
10 侯孝民,王元?dú)J,李剛,歐宏武;一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)[J];數(shù)據(jù)采集與處理;2000年02期
本文編號(hào):899242
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/899242.html