一種基于Avalon總線PCI從設(shè)備IP核設(shè)計(jì)
發(fā)布時(shí)間:2017-07-27 10:29
本文關(guān)鍵詞:一種基于Avalon總線PCI從設(shè)備IP核設(shè)計(jì)
更多相關(guān)文章: PCI總線 Avalon總線 IP核 mealy狀態(tài)機(jī)
【摘要】:在工程實(shí)踐中,如何實(shí)現(xiàn)上位機(jī)與Qsys系統(tǒng)之間的無縫鏈接,一直是設(shè)計(jì)中的重點(diǎn)。針對以上問題,本文提出了基于Avalon總線的PCI從設(shè)備IP核的設(shè)計(jì)方法,以嵌入式IP軟核的形式取代原有專用接口芯片。設(shè)計(jì)按照自頂而下設(shè)計(jì)流程,首先給出了PCI從設(shè)備的RTL級模塊劃分,并詳細(xì)設(shè)計(jì)了其mealy型狀態(tài)機(jī),然后將Avalon總線與PCI總線實(shí)現(xiàn)片內(nèi)互聯(lián),最終開發(fā)了一個(gè)具有自主知識產(chǎn)權(quán)的IP軟核。該IP核符合PCI 2.2標(biāo)準(zhǔn),可進(jìn)行資源自動配置,實(shí)現(xiàn)數(shù)據(jù)正確讀寫,還實(shí)現(xiàn)了PCI總線與Nios II處理器之間的數(shù)據(jù)傳輸,驗(yàn)證了該設(shè)計(jì)的正確性和可行性。
【作者單位】: 江蘇自動化研究所;
【關(guān)鍵詞】: PCI總線 Avalon總線 IP核 mealy狀態(tài)機(jī)
【分類號】:TP336
【正文快照】: IP core design of PCI-slave interface based on Avalon bus檢查,以確定總線主設(shè)備尋址的對象。conf模塊:配置訪問時(shí)實(shí)現(xiàn)配置空間中相應(yīng)寄存器的讀寫,此時(shí)配置軟件將讀取基址寄存器從而判斷申請空間的大小,系統(tǒng)分配資源后將向基址寄存器填充所占用資源的起始地址,并且讀取供,
本文編號:580981
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/580981.html
最近更新
教材專著