1394總線接口子板的設(shè)計與驗證
發(fā)布時間:2017-07-26 22:08
本文關(guān)鍵詞:1394總線接口子板的設(shè)計與驗證
更多相關(guān)文章: SAE AS5643 接口子板 設(shè)計 驗證
【摘要】:汽車工程師學(xué)會(SAE)對標(biāo)準(zhǔn)的IEEE1394B總線協(xié)議進行了一些裁剪和限定,形成新的1394總線接口需求——SAE AS5643協(xié)議,其目的是滿足新一代航空系統(tǒng)對1394總線的數(shù)據(jù)傳輸帶寬、確定性、實時性等性能要求。在這種背景下,衍生出多種基于該協(xié)議的1394接口設(shè)備,其中包括1394總線接口子板。 本文研究了SAE AS5643協(xié)議的內(nèi)容及數(shù)據(jù)傳輸特點,闡述了1394總線接口子板的設(shè)計與實現(xiàn)。該設(shè)備實現(xiàn)了SAE AS5643協(xié)議的通訊處理及外設(shè)和主機系統(tǒng)的信息交互等功能。該設(shè)備的物理層和鏈路層分別采用TI公司提供的TSB41BA3B-EP及TSB12LV32-EP芯片實現(xiàn),事務(wù)層采用ACTEL公司的ProASIC3E系列的A3PE3000FPGA實現(xiàn)。本文重點描述了事務(wù)層FPGA的功能與設(shè)計,包括IP核的使用和子模塊的設(shè)計,所有邏輯采用Verilog代碼進行編寫。文中結(jié)合基于仿真的平臺對1394總線接口子板進行了驗證,驗證工具為ModelsimSE6.5a,驗證語言為Verilog。 通過基于虛擬仿真平臺的功能驗證,本文所闡述的1394總線接口子板的設(shè)計方案均已實現(xiàn),設(shè)計的基本功能已經(jīng)達到設(shè)計目標(biāo)。
【關(guān)鍵詞】:SAE AS5643 接口子板 設(shè)計 驗證
【學(xué)位授予單位】:西安電子科技大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2014
【分類號】:TP336
【目錄】:
- 摘要3-4
- Abstract4-7
- 第一章 緒論7-9
- 1.1 SAE AS5643 出現(xiàn)的背景7
- 1.2 國內(nèi)外發(fā)展現(xiàn)狀及研究意義7-8
- 1.3 本文主要工作以及內(nèi)容安排8-9
- 第二章 SAE AS5643 協(xié)議介紹9-19
- 2.1 協(xié)議概述9
- 2.2 協(xié)議內(nèi)容9-17
- 2.2.1 異步流包通訊9
- 2.2.2 固定幀頻率9-10
- 2.2.3 通道號的靜態(tài)匹配10
- 2.2.4 帶寬預(yù)分配10
- 2.2.5 縱向奇偶校驗10-11
- 2.2.6 循環(huán)冗余校驗11
- 2.2.7 匿名簽署消息11
- 2.2.8 數(shù)據(jù)編碼格式11-12
- 2.2.9 數(shù)據(jù)包格式12-17
- 2.3 本章小結(jié)17-19
- 第三章 1394 總線接口子板概述19-31
- 3.1 1394 總線接口子板結(jié)構(gòu)19
- 3.2 功能概述19-20
- 3.3 端口信號及時序20-27
- 3.3.1 PCI 主機接口信號20-23
- 3.3.2 鏈路層接口信號23-27
- 3.4 物理層芯片介紹27
- 3.5 鏈路層芯片介紹27-28
- 3.6 事務(wù)層 FPGA 介紹28
- 3.7 時鐘介紹28-29
- 3.8 本章小結(jié)29-31
- 第四章 1394 總線接口子板設(shè)計31-53
- 4.1 復(fù)位模塊31
- 4.2 PCI 主機接口模塊31-32
- 4.3 SAE AS5643 協(xié)議處理模塊32-52
- 4.3.1 功能介紹33-35
- 4.3.2 寄存器模塊設(shè)計35-38
- 4.3.3 邏輯控制模塊設(shè)計38-40
- 4.3.4 DMA 控制模塊設(shè)計40-42
- 4.3.5 負(fù)載數(shù)據(jù)控制模塊設(shè)計42-44
- 4.3.6 VPC 校驗碼控制模塊設(shè)計44
- 4.3.7 鏈路層接口模塊設(shè)計44-51
- 4.3.8 異步流包發(fā)送 FIFO 和接收 FIFO 設(shè)計51-52
- 4.4 本章小結(jié)52-53
- 第五章 1394 總線接口子板的驗證53-57
- 5.1 驗證平臺搭建53-54
- 5.2 1394 總線接口子板功能驗證54-56
- 5.2.1 主機讀寫功能驗證54-55
- 5.2.2 消息發(fā)送功能驗證55-56
- 5.2.3 消息接收功能驗證56
- 5.3 本章小結(jié)56-57
- 第六章 總結(jié)與展望57-59
- 致謝59-61
- 參考文獻61-63
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前5條
1 孫輝先;陳小敏;白云飛;呂良慶;汪大星;;CCSDS高級在軌系統(tǒng)及在我國航天器中的應(yīng)用[J];航天器工程;2003年01期
2 陳偉;田澤;;基于1394總線線纜插入損耗的測試與研究[J];軟件導(dǎo)刊;2012年12期
3 李攀;田澤;蔡葉芳;張亮;楊海波;;基于SOPC的PCI通信接口設(shè)計與實現(xiàn)[J];計算機技術(shù)與發(fā)展;2009年09期
4 單天昌;陸達;;基于FPGA的PCI接口DMA傳輸?shù)脑O(shè)計與實現(xiàn)[J];計算機技術(shù)與發(fā)展;2010年04期
5 汪國有,王至勉,何曉翔;基于FPGA的IEEE1394物理層控制器設(shè)計與實現(xiàn)[J];微計算機信息;2004年07期
,本文編號:578562
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/578562.html
最近更新
教材專著