IEEE1394總線物理層Beta端口低功耗模式的設計與驗證
發(fā)布時間:2017-06-13 07:00
本文關鍵詞:IEEE1394總線物理層Beta端口低功耗模式的設計與驗證,由筆耕文化傳播整理發(fā)布。
【摘要】:IEEE1394作為一種高速串行總線標準具有眾多的功能,因其具有數(shù)據(jù)傳輸速度快、實現(xiàn)點對點傳輸以及同時支持等時傳輸和異步傳輸?shù)葍?yōu)點,在計算機總線市場上,特別是視頻傳輸?shù)入娮宇I域具有廣闊的應用價值。 本論文研究的Beta端口低功耗模式是物理層芯片的一個子模塊。IEEE1394節(jié)點之間通過端口連接使得數(shù)據(jù)在總線上傳輸。當端口處在活動狀態(tài)時,物理層仲裁、數(shù)據(jù)包的收發(fā)以及轉發(fā)等功能可以正常進行。端口進入低功耗狀態(tài)時,,物理層多數(shù)電路停止工作,在總線上節(jié)點通過端口發(fā)送和監(jiān)聽連接Tone保持連通。同時低功耗狀態(tài)的端口能夠通過特定的方法恢復到活動狀態(tài)。 本論文首先對IEEE1394總線協(xié)議進行了介紹,重點闡述了協(xié)議中有關物理層和端口的原理。然后根據(jù)端口低功耗模式的功能要求,提出了端口低功耗模式的解決方案,并完成了模塊的設計工作。為了保證設計的正確性和可靠性,對端口低功耗模式設計進行了物理層集成后的模塊級仿真并分析仿真結果,以此為依據(jù)修改部分設計。最終仿真結果表明Beta端口低功耗模式的設計滿足協(xié)議要求。
【關鍵詞】:IEEE1394 Beta端口 低功耗模式 驗證
【學位授予單位】:西安電子科技大學
【學位級別】:碩士
【學位授予年份】:2014
【分類號】:TP336
【目錄】:
- 摘要3-4
- Abstract4-7
- 第一章 緒論7-11
- 1.1 本課題的背景及研究意義7
- 1.2 IEEE1394 的技術優(yōu)勢和特點7-8
- 1.3 本論文的主要工作和文章結構8-11
- 第二章 IEEE1394 總線協(xié)議與物理層概述11-25
- 2.1 IEEE1394 總線協(xié)議11
- 2.1.1 IEEE1394 拓撲結構11
- 2.1.2 IEEE1394 傳輸類型11
- 2.2 IEEE1394 協(xié)議結構11-22
- 2.2.1 總線管理層12-13
- 2.2.2 事務層13
- 2.2.3 鏈路層13
- 2.2.4 物理層13-22
- 2.3 本章小結22-25
- 第三章 端口功能概述25-33
- 3.1 端口結構25-26
- 3.2 端口同步26-27
- 3.2.1 字符同步26
- 3.2.2 亂序同步26
- 3.2.3 同步丟失檢測26-27
- 3.3 端口連接管理27-29
- 3.3.1 端口啟動27-28
- 3.3.2 端口低功耗模式28-29
- 3.3.3 信號檢測29
- 3.4 端口環(huán)路測試29-32
- 3.4.1 相關概念29-30
- 3.4.2 選擇測試端口30-31
- 3.4.3 環(huán)路測試31
- 3.4.4 連接激活31-32
- 3.5 本章小結32-33
- 第四章 端口低功耗模式設計33-51
- 4.1 端口連接管理33-34
- 4.2 信號接口與時序常量34-37
- 4.3 環(huán)路測試37-39
- 4.3.1 端口環(huán)路禁止37-38
- 4.3.2 端口連接激活38-39
- 4.3.3 測試放棄39
- 4.4 端口掛起與恢復39-44
- 4.4.1 端口掛起39-43
- 4.4.2 端口恢復43-44
- 4.5 端口待命與喚醒44-47
- 4.5.1 端口待命44-45
- 4.5.2 端口喚醒45-47
- 4.6 端口禁止與使能47-49
- 4.6.1 端口禁止47-48
- 4.6.2 端口使能48-49
- 4.6.3 端口 hardDisable49
- 4.7 本章小結49-51
- 第五章 端口低功耗模式的驗證與分析51-63
- 5.1 驗證流程51-52
- 5.2 驗證環(huán)境和驗證平臺52-53
- 5.2.1 驗證環(huán)境52-53
- 5.2.2 驗證平臺53
- 5.3 驗證方法53-54
- 5.4 驗證結果與分析54-61
- 5.4.1 環(huán)路測試54-55
- 5.4.2 端口掛起與恢復55-58
- 5.4.3 端口待命與喚醒58-60
- 5.4.4 端口禁止與使能60-61
- 5.5 本章小結61-63
- 第六章 總結與展望63-65
- 6.1 論文工作總結63
- 6.2 下一步工作展望63-65
- 致謝65-67
- 參考文獻67-71
- 研究成果71-72
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前5條
1 楊玉生;張春熹;李立京;;IEEE-1394異步傳輸機制建模及性能分析[J];北京航空航天大學學報;2010年03期
2 張春熹;楊玉生;文懷濤;;IEEE-1394b總線等時傳輸性能分析[J];北京航空航天大學學報;2010年11期
3 王世好,王歆民,劉明業(yè);嵌入式系統(tǒng)軟硬件協(xié)同驗證中軟件驗證方法[J];計算機研究與發(fā)展;2005年03期
4 龔東磊,胡繼波;IEEE 1394高速串行總線及其應用[J];計算機工程;2002年11期
5 馬金發(fā);IEEE 1394的體系結構[J];現(xiàn)代計算機(專業(yè)版);2002年01期
中國博士學位論文全文數(shù)據(jù)庫 前1條
1 韋雪明;高速SERDES接口芯片設計關鍵技術研究[D];電子科技大學;2012年
本文關鍵詞:IEEE1394總線物理層Beta端口低功耗模式的設計與驗證,由筆耕文化傳播整理發(fā)布。
本文編號:445907
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/445907.html
最近更新
教材專著