數(shù)字射頻存儲(chǔ)技術(shù)及其應(yīng)用研究
【文章頁(yè)數(shù)】:81 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖11全脈沖分時(shí)轉(zhuǎn)發(fā)異步干擾波形圖
uter-AidedDesignofIntegratedCircuitandSystem,2011,30(7):986-999.[9]ChakrabartyK,SuF.Digitalmicrofluidicbiochips:synthesis,testing,andreconfi....
圖11全脈沖分時(shí)轉(zhuǎn)發(fā)異步干擾波形圖
uter-AidedDesignofIntegratedCircuitandSystem,2011,30(7):986-999.[9]ChakrabartyK,SuF.Digitalmicrofluidicbiochips:synthesis,testing,andreconfi....
圖7一4數(shù)字電路仿真波形
由于本系統(tǒng)主要依賴CPLD器件完成數(shù)字采樣和存儲(chǔ)工作,為了檢測(cè)系統(tǒng)的工作性能,降低設(shè)計(jì)風(fēng)險(xiǎn),利用一個(gè)脈寬為100n:,頻率為25MHZ的低頻信號(hào),利用VHDL語(yǔ)言對(duì)數(shù)字電路設(shè)計(jì)進(jìn)行了仿真。仿真結(jié)果如圖7一4所示。從仿真結(jié)果可看出,數(shù)字電路達(dá)到了設(shè)計(jì)目的,證明設(shè)計(jì)是可行性的。{瞬掣....
圖7一6系統(tǒng)測(cè)試波形
7.5.2系統(tǒng)測(cè)試為了減小高速信號(hào)傳輸失真,系統(tǒng)采用板設(shè)計(jì)。完成后的3比特相位量化DRFM系統(tǒng)如圖7一5所示。圖7一53比特相位量化DRFM實(shí)物為了檢測(cè)系統(tǒng)性能,利用I0002MHZ的信號(hào)對(duì)系統(tǒng)性能進(jìn)行了測(cè)試。輸出波形如圖7一5所示,波形從輸出濾波器前端取得。圖7一6系統(tǒng)測(cè)試波形....
本文編號(hào):3981883
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3981883.html