高性能通用DSP寄存器擴展設(shè)計實現(xiàn)方法
發(fā)布時間:2024-03-09 20:43
本文提出一種高性能通用DSP擴展寄存器的設(shè)計及實現(xiàn)方法,該方法是我國自主研發(fā)的高性能通用DSP中實現(xiàn)寄存器堆擴展的一種新方法,其優(yōu)點是在不影響現(xiàn)有指令集及指令機器碼位寬的前提下,實現(xiàn)對處理器內(nèi)部寄存器堆的成比例擴展。通過在我國自主研制DSP上的實際應(yīng)用,證明了該擴展方法的有效性和實用性。
【文章頁數(shù)】:6 頁
【部分圖文】:
本文編號:3923921
【文章頁數(shù)】:6 頁
【部分圖文】:
圖5DSP匯編指令形式2
圖4DSP匯編指令形式12、軟件編譯特殊機器碼生成
圖1分頁特殊機器碼生成及識別過程
分頁式機器碼信息攜帶及識別過程如圖1所示?梢姡猪撎厥鈾C器碼由本指令行所有指令的分頁信息抽取后綜合而成,由軟件編譯器在編譯過程中生成,生成的具體形式如2.2小節(jié)所述。
圖2分頁式寄存器設(shè)計實現(xiàn)硬件結(jié)構(gòu)圖
分頁式機器碼識別模塊識別每個時鐘周期接收的若干bit指令行中的分頁式機器碼,并由此輸出分頁式標(biāo)志信息交由分頁式標(biāo)志信息分配模塊進行指令匹配,匹配后的分頁式信息分配至運算部件及數(shù)據(jù)傳輸通道。譯碼器模塊給出運算部件及數(shù)據(jù)傳輸通道的數(shù)據(jù)和運算控制信息,同時將分頁式選擇信息進行譯碼并輸出....
圖3分頁式寄存器的控制信息集成模塊結(jié)構(gòu)圖
步驟四、譯碼器模塊3輸出的信號通過分頁式寄存器的控制信息集成模塊5進行處理。其中控制信息集成模塊5及與譯碼器模塊3的連接關(guān)系如圖2所示。在硬件中,每個指令周期可以包括多個源寄存器和目的寄存器,這里將對應(yīng)于不同運算部件或者數(shù)據(jù)傳輸通道的源和目的寄存器進行了編號。按照目的寄存器索引及....
本文編號:3923921
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3923921.html
最近更新
教材專著