嵌入式腦機(jī)接口系統(tǒng)的研究
發(fā)布時(shí)間:2024-01-26 20:47
腦機(jī)接口(brain computer interface,BCI)是一種不依賴于大腦外周神經(jīng)與肌肉組織正常輸出通路的通訊控制系統(tǒng),是利用腦信號(hào)處理技術(shù)來增強(qiáng)人與環(huán)境之間交互的技術(shù)。通過這種技術(shù),人就可以直接通過腦來表達(dá)想法或操縱設(shè)備,而不需要語言或動(dòng)作,這可以有效增強(qiáng)身體嚴(yán)重殘疾的患者與外界交流或控制外部環(huán)境的能力,以提高患者的生活質(zhì)量。目前,研究人員所使用的腦機(jī)接口系統(tǒng)主要是以個(gè)人計(jì)算機(jī)(personal computer,PC)作為處理平臺(tái),PC平臺(tái)雖然處理能力強(qiáng)勁,但它的體積比較大,對(duì)輸入功率有一定的需求,限制了腦機(jī)接口的應(yīng)用。近年來,市場(chǎng)上ARM處理器性能有了很高的提升,已經(jīng)有了相當(dāng)大的進(jìn)步。因此,本文設(shè)計(jì)了一套基于ARM嵌入式處理器的腦機(jī)接口系統(tǒng),可實(shí)現(xiàn)4個(gè)控制指令。該系統(tǒng)功耗低、體積小、便攜性強(qiáng),能夠適應(yīng)多種應(yīng)用場(chǎng)景,增強(qiáng)了腦機(jī)接口的實(shí)際應(yīng)用能力。本文的研究內(nèi)容主要包括兩通道腦電放大器研制、嵌入式系統(tǒng)搭建、嵌入式腦機(jī)接口驅(qū)動(dòng)開發(fā)以及嵌入式腦機(jī)接口應(yīng)用程序設(shè)計(jì)四個(gè)部分。其中腦電放大器主要是對(duì)腦電信號(hào)進(jìn)行采集、濾波、放大等處理;嵌入式系統(tǒng)搭建主要包括內(nèi)核裁剪移植、跟文件系統(tǒng)移...
【文章頁數(shù)】:64 頁
【學(xué)位級(jí)別】:碩士
本文編號(hào):3885662
【文章頁數(shù)】:64 頁
【學(xué)位級(jí)別】:碩士
圖2.1常見的mVEP誘發(fā)方式
圖2.2各誘發(fā)方式產(chǎn)生的mVEP信號(hào)特征
圖2.3mVEP的時(shí)空分布圖
圖2.4腦機(jī)接口系統(tǒng)框圖
本文編號(hào):3885662
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3885662.html
最近更新
教材專著