基于FPGA內(nèi)存數(shù)據(jù)保護(hù)技術(shù)的設(shè)計與實現(xiàn)
發(fā)布時間:2023-08-26 01:31
為了提高內(nèi)存數(shù)據(jù)的可靠性,內(nèi)存保護(hù)技術(shù)正廣泛應(yīng)用在高端容錯計算機(jī)中。為此,提出了以現(xiàn)場可編程門陣列(FPGA)為控制器實現(xiàn)一拖二的內(nèi)存熱備份技術(shù),對內(nèi)存數(shù)據(jù)進(jìn)行高效的保護(hù)。分析FPGA內(nèi)部接口IP的延時后,提出了采用FPGA原語實現(xiàn)雙倍數(shù)據(jù)速率(DDR)數(shù)據(jù)的采集與處理方法。搭建了以鎂光的同步動態(tài)隨機(jī)存取存儲器(SDRAM)顆粒為控制對象的仿真模型,驗證了該方法的有效性。闡述了以賽靈思公司的FPGA芯片做主控器,實現(xiàn)內(nèi)存熱備份功能的應(yīng)用實例。該方法不僅可有效保護(hù)內(nèi)存數(shù)據(jù),由于FPGA的可編程性,使計算機(jī)系統(tǒng)具備了在線擴(kuò)展(容量)、在線升級內(nèi)存的功能,可以滿足特殊行業(yè)不宕機(jī)、實時容錯的要求。
【文章頁數(shù)】:5 頁
【文章目錄】:
1 引言
2 內(nèi)存故障及內(nèi)存數(shù)據(jù)保護(hù)分析
3 實現(xiàn)原理
3.1 FPGA實現(xiàn)框圖
3.2 PHY接口實現(xiàn)
3.3 熱備份功能實現(xiàn)
4 FPGA平臺實現(xiàn)
4.1 功能仿真
4.2 FPGA平臺驗證
5 結(jié)論
本文編號:3843690
【文章頁數(shù)】:5 頁
【文章目錄】:
1 引言
2 內(nèi)存故障及內(nèi)存數(shù)據(jù)保護(hù)分析
3 實現(xiàn)原理
3.1 FPGA實現(xiàn)框圖
3.2 PHY接口實現(xiàn)
3.3 熱備份功能實現(xiàn)
4 FPGA平臺實現(xiàn)
4.1 功能仿真
4.2 FPGA平臺驗證
5 結(jié)論
本文編號:3843690
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3843690.html
最近更新
教材專著