“銀河飛騰”DSP仿真/測(cè)試部件設(shè)計(jì)與驗(yàn)證
發(fā)布時(shí)間:2022-01-08 16:49
數(shù)字信號(hào)處理器(DSP)是一種用于數(shù)字信號(hào)處理的嵌入式專(zhuān)用處理器!般y河飛騰”系列DSP(簡(jiǎn)稱(chēng)YHFT-DSP)是國(guó)防科技大學(xué)計(jì)算機(jī)學(xué)院設(shè)計(jì)的一系列高性能32位DSP芯片。本文在深入研究了YHFT-DSP體系結(jié)構(gòu)的基礎(chǔ)上,結(jié)合DSP開(kāi)發(fā)軟件和測(cè)試的實(shí)現(xiàn)功能,設(shè)計(jì)實(shí)現(xiàn)了兼容JTAG(Joint Test Action Group)標(biāo)準(zhǔn)的仿真/測(cè)試部件。仿真/測(cè)試部件是DSP硬件的重要組成部分。該部件由仿真/測(cè)試訪問(wèn)端口ETAP(Emulation/Test Access Port)、控制域訪問(wèn)端口CDAP(Control Domain AccessPort)、控制域CD(Control Domain)、分析域AD(Analysis Domain)、存儲(chǔ)域MD(Memory Domain)和邊界掃描寄存器BSR(Boundary Scan Register)等模塊組成。仿真/測(cè)試部件支持軟件調(diào)試的功能有:軟硬件斷點(diǎn)設(shè)置和取消、指令流水線控制、CPUcore寄存器文件和存儲(chǔ)空間的讀寫(xiě)等;支持測(cè)試的功能有:邊界掃描寄存器值的掃入和掃出、全芯片掃描測(cè)試等。本文分析了仿真/測(cè)試部件功能,完成了總體...
【文章來(lái)源】:國(guó)防科技大學(xué)湖南省 211工程院校 985工程院校
【文章頁(yè)數(shù)】:86 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
YHFT一DSP存儲(chǔ)通路2.2JTAG邊界掃描原理
4.邊界掃描寄存器(Boundary一 SeanRegister)邊界掃描寄存器擺放在器件的輸入、輸出、雙向和三態(tài)引腳。這些邊界掃描單元連接起來(lái)形成邊界掃描寄存器。邊界掃描寄存器如圖2.7所示。圖中的黑色方框?yàn)橐粋(gè)個(gè)的邊界掃描單元,這些邊界掃描單元按照一定的順序連接起來(lái)構(gòu)成了邊界掃描寄存器。邊界掃描寄存器可有EXTEST、SAMPLE/PRELOAD和INTEST第12頁(yè)
國(guó)防科學(xué)技術(shù)人學(xué)研究生院〔程碩十學(xué)位論文第三章05尸仿真/測(cè)試部件的設(shè)計(jì)仿真/測(cè)試部件是DSP片上的一個(gè)重要部件,它結(jié)合相應(yīng)的DSP開(kāi)發(fā)軟調(diào)試所開(kāi)發(fā)的系統(tǒng)。仿真/測(cè)試部件為調(diào)試開(kāi)發(fā)DSP的軟件提供硬件支持,以使用戶可以方便的設(shè)置軟件斷點(diǎn)(softwarebreakpoint)、硬件斷點(diǎn)(hardbreakpoint)和控制流水線等操作。本章將仿真/測(cè)試部件簡(jiǎn)稱(chēng)為ET(Emulatio可T部件。另外,本章中提到的dock和cycle這兩個(gè)概念的區(qū)別是:dock周期為正常工作時(shí)系統(tǒng)時(shí)鐘的周期,而cycfe則是流水線向前走一站所需要的時(shí)鐘周即eyele一nXelock,n為大于等于l的整數(shù)。3.1DSP仿真/測(cè)試部件概述叫只場(chǎng)卜.J.泌曰
【參考文獻(xiàn)】:
期刊論文
[1]一種基于JTAG的嵌入式微處理器片上可調(diào)試系統(tǒng)[J]. 張偉,李兆麟,張闖,汪東升. 計(jì)算機(jī)工程與應(yīng)用. 2004(12)
[2]微處理器功能驗(yàn)證方法研究[J]. 郭陽(yáng),李暾,李思昆. 計(jì)算機(jī)工程與應(yīng)用. 2003(05)
[3]邊界掃描測(cè)試的原理及應(yīng)用設(shè)計(jì)[J]. 宋克柱,楊小軍,王硯方. 電子技術(shù). 2001(10)
本文編號(hào):3576922
【文章來(lái)源】:國(guó)防科技大學(xué)湖南省 211工程院校 985工程院校
【文章頁(yè)數(shù)】:86 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
YHFT一DSP存儲(chǔ)通路2.2JTAG邊界掃描原理
4.邊界掃描寄存器(Boundary一 SeanRegister)邊界掃描寄存器擺放在器件的輸入、輸出、雙向和三態(tài)引腳。這些邊界掃描單元連接起來(lái)形成邊界掃描寄存器。邊界掃描寄存器如圖2.7所示。圖中的黑色方框?yàn)橐粋(gè)個(gè)的邊界掃描單元,這些邊界掃描單元按照一定的順序連接起來(lái)構(gòu)成了邊界掃描寄存器。邊界掃描寄存器可有EXTEST、SAMPLE/PRELOAD和INTEST第12頁(yè)
國(guó)防科學(xué)技術(shù)人學(xué)研究生院〔程碩十學(xué)位論文第三章05尸仿真/測(cè)試部件的設(shè)計(jì)仿真/測(cè)試部件是DSP片上的一個(gè)重要部件,它結(jié)合相應(yīng)的DSP開(kāi)發(fā)軟調(diào)試所開(kāi)發(fā)的系統(tǒng)。仿真/測(cè)試部件為調(diào)試開(kāi)發(fā)DSP的軟件提供硬件支持,以使用戶可以方便的設(shè)置軟件斷點(diǎn)(softwarebreakpoint)、硬件斷點(diǎn)(hardbreakpoint)和控制流水線等操作。本章將仿真/測(cè)試部件簡(jiǎn)稱(chēng)為ET(Emulatio可T部件。另外,本章中提到的dock和cycle這兩個(gè)概念的區(qū)別是:dock周期為正常工作時(shí)系統(tǒng)時(shí)鐘的周期,而cycfe則是流水線向前走一站所需要的時(shí)鐘周即eyele一nXelock,n為大于等于l的整數(shù)。3.1DSP仿真/測(cè)試部件概述叫只場(chǎng)卜.J.泌曰
【參考文獻(xiàn)】:
期刊論文
[1]一種基于JTAG的嵌入式微處理器片上可調(diào)試系統(tǒng)[J]. 張偉,李兆麟,張闖,汪東升. 計(jì)算機(jī)工程與應(yīng)用. 2004(12)
[2]微處理器功能驗(yàn)證方法研究[J]. 郭陽(yáng),李暾,李思昆. 計(jì)算機(jī)工程與應(yīng)用. 2003(05)
[3]邊界掃描測(cè)試的原理及應(yīng)用設(shè)計(jì)[J]. 宋克柱,楊小軍,王硯方. 電子技術(shù). 2001(10)
本文編號(hào):3576922
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3576922.html
最近更新
教材專(zhuān)著