基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時(shí)間:2021-09-04 21:30
隨著高速采集系統(tǒng)、圖像采集系統(tǒng)等測(cè)試系統(tǒng)的發(fā)展,在測(cè)試中產(chǎn)生的大容量數(shù)據(jù)如何快速傳入計(jì)算機(jī)進(jìn)行分析處理成為制約系統(tǒng)性能進(jìn)一步提高及系統(tǒng)功能實(shí)現(xiàn)的一個(gè)重要環(huán)節(jié)。在此背景下,通過(guò)研制以LVDS接口高速接收發(fā)送數(shù)據(jù)并通過(guò)PCI Express計(jì)算機(jī)總線將數(shù)據(jù)傳入計(jì)算機(jī)的接口卡,實(shí)現(xiàn)了將外部數(shù)據(jù)高速傳入計(jì)算機(jī)。論文在分析任務(wù)及技術(shù)指標(biāo)的基礎(chǔ)上,設(shè)計(jì)了系統(tǒng)總體方案。在硬件實(shí)現(xiàn)部分,介紹了基于PCI Express總線高速數(shù)據(jù)傳輸過(guò)程中的相關(guān)技術(shù),對(duì)數(shù)據(jù)收發(fā)的接口及時(shí)序、FPGA實(shí)現(xiàn)PCI的主模式工作時(shí)序、FPGA實(shí)現(xiàn)PCI的從模式工作時(shí)序、FPGA實(shí)現(xiàn)PCI Express總線配置、FPGA實(shí)現(xiàn)DMA傳輸、FPGA進(jìn)行中斷管理及電源分配等技術(shù)進(jìn)行了詳細(xì)的描述;在軟件部分,結(jié)合系統(tǒng)讀取數(shù)據(jù)過(guò)程介紹了驅(qū)動(dòng)程序的結(jié)構(gòu)以及為實(shí)現(xiàn)高速數(shù)據(jù)存盤而采用的多線程技術(shù)。在論文的結(jié)束部分給出了該接口卡自檢、數(shù)據(jù)讀入計(jì)算機(jī)等功能的試驗(yàn)過(guò)程及數(shù)據(jù)的分析結(jié)果。本次設(shè)計(jì)完成的接口卡,是以PCI Express的X1接口實(shí)現(xiàn)的,如果以X16接口進(jìn)行設(shè)計(jì),采用RAID等技術(shù),系統(tǒng)的性能將會(huì)進(jìn)一步提高。
【文章來(lái)源】:中北大學(xué)山西省
【文章頁(yè)數(shù)】:77 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖1.1分別是X1和X16的機(jī)械圖
圖1.2 PCI結(jié)構(gòu)圖的特點(diǎn): 采用并行的信號(hào)機(jī)制;速率從 33MT/S 到 266MT/S;帶寬有 32bit/64bit 兩種;邊帶(Side band)信號(hào)控制;d-Store 架構(gòu);,I/O,配置; 電源管理;和 ECC。
圖1.2 PCI結(jié)構(gòu)圖CI的特點(diǎn):CI 采用并行的信號(hào)機(jī)制;輸速率從 33MT/S 到 266MT/S;線帶寬有 32bit/64bit 兩種;持邊帶(Side band)信號(hào)控制;oad-Store 架構(gòu);存,I/O,配置;CI 電源管理;偶和 ECC。
【參考文獻(xiàn)】:
期刊論文
[1]PCI Express總線技術(shù)分析[J]. 孟會(huì),劉雪峰. 計(jì)算機(jī)工程. 2006(23)
[2]PCI-Express總線技術(shù)研究[J]. 許軍,李玉山,賀占莊,許西榮. 計(jì)算機(jī)工程與科學(xué). 2006(05)
[3]PCI Express展現(xiàn)優(yōu)質(zhì)傳輸效能[J]. SteveKolokowsky,TrevorDavis. 電子測(cè)試. 2006(03)
[4]PCI視頻數(shù)據(jù)傳輸與驅(qū)動(dòng)程序設(shè)計(jì)[J]. 葉勁清,李在銘. 實(shí)驗(yàn)科學(xué)與技術(shù). 2005(02)
[5]下一代總線標(biāo)準(zhǔn)PCI Express[J]. 徐曉東,魏鳳歧,李文. 內(nèi)蒙古大學(xué)學(xué)報(bào)(自然科學(xué)版). 2005(02)
[6]如何編寫WDM設(shè)備驅(qū)動(dòng)程序[J]. 王俊鋒,馮志彪,陳耀. 微機(jī)發(fā)展. 2005(02)
[7]FPGA設(shè)計(jì)中的編程技巧[J]. 熊海東,黃超昔,邵宇豐. 現(xiàn)代電子技術(shù). 2005(02)
[8]8位LVDS串行器的設(shè)計(jì)研究[J]. 布明恩,楊文榮,張啟平. 微計(jì)算機(jī)信息. 2005(01)
[9]掌握PCI Express電源管理機(jī)能[J]. 陳乃塘. 電子測(cè)試. 2004(10)
[10]PCI Express:第三代總線時(shí)代到來(lái)[J]. 江南. 中國(guó)計(jì)算機(jī)用戶. 2004(Z2)
本文編號(hào):3384043
【文章來(lái)源】:中北大學(xué)山西省
【文章頁(yè)數(shù)】:77 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖1.1分別是X1和X16的機(jī)械圖
圖1.2 PCI結(jié)構(gòu)圖的特點(diǎn): 采用并行的信號(hào)機(jī)制;速率從 33MT/S 到 266MT/S;帶寬有 32bit/64bit 兩種;邊帶(Side band)信號(hào)控制;d-Store 架構(gòu);,I/O,配置; 電源管理;和 ECC。
圖1.2 PCI結(jié)構(gòu)圖CI的特點(diǎn):CI 采用并行的信號(hào)機(jī)制;輸速率從 33MT/S 到 266MT/S;線帶寬有 32bit/64bit 兩種;持邊帶(Side band)信號(hào)控制;oad-Store 架構(gòu);存,I/O,配置;CI 電源管理;偶和 ECC。
【參考文獻(xiàn)】:
期刊論文
[1]PCI Express總線技術(shù)分析[J]. 孟會(huì),劉雪峰. 計(jì)算機(jī)工程. 2006(23)
[2]PCI-Express總線技術(shù)研究[J]. 許軍,李玉山,賀占莊,許西榮. 計(jì)算機(jī)工程與科學(xué). 2006(05)
[3]PCI Express展現(xiàn)優(yōu)質(zhì)傳輸效能[J]. SteveKolokowsky,TrevorDavis. 電子測(cè)試. 2006(03)
[4]PCI視頻數(shù)據(jù)傳輸與驅(qū)動(dòng)程序設(shè)計(jì)[J]. 葉勁清,李在銘. 實(shí)驗(yàn)科學(xué)與技術(shù). 2005(02)
[5]下一代總線標(biāo)準(zhǔn)PCI Express[J]. 徐曉東,魏鳳歧,李文. 內(nèi)蒙古大學(xué)學(xué)報(bào)(自然科學(xué)版). 2005(02)
[6]如何編寫WDM設(shè)備驅(qū)動(dòng)程序[J]. 王俊鋒,馮志彪,陳耀. 微機(jī)發(fā)展. 2005(02)
[7]FPGA設(shè)計(jì)中的編程技巧[J]. 熊海東,黃超昔,邵宇豐. 現(xiàn)代電子技術(shù). 2005(02)
[8]8位LVDS串行器的設(shè)計(jì)研究[J]. 布明恩,楊文榮,張啟平. 微計(jì)算機(jī)信息. 2005(01)
[9]掌握PCI Express電源管理機(jī)能[J]. 陳乃塘. 電子測(cè)試. 2004(10)
[10]PCI Express:第三代總線時(shí)代到來(lái)[J]. 江南. 中國(guó)計(jì)算機(jī)用戶. 2004(Z2)
本文編號(hào):3384043
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3384043.html
最近更新
教材專著