用存儲器構建任意時序多路脈沖發(fā)生器
發(fā)布時間:2021-07-25 23:03
用存儲器構建任意時序多路脈沖發(fā)生器,簡單、直觀、易用。在邏輯電路課程學習中,結合仿真軟件,可完成任意脈沖輸入的邏輯電路的驗證和演示。仿真軟件Logisim-Evolution有一個錯誤:它的觸發(fā)器在觸發(fā)信號有效沿后的輸出狀態(tài),不取決觸發(fā)信號有效沿前一瞬間的輸入狀態(tài),而是取決于觸發(fā)信號有效沿后一瞬間的輸入狀態(tài),這個特征與實際硬件不符。
【文章來源】:九江職業(yè)技術學院學報. 2020,(02)
【文章頁數(shù)】:3 頁
【部分圖文】:
連續(xù)位0和1及其對應的波形信號
計數(shù)器和3個一位存儲器構成的3路脈沖發(fā)生器
計數(shù)器和1個四位存儲器構成的3路脈沖發(fā)生器
【參考文獻】:
期刊論文
[1]基于51單片機的CCD驅動程序和電路設計[J]. 王改芳,楊正祥. 實驗技術與管理. 2016(09)
[2]基于單片機及CPLD的多間隔脈沖產(chǎn)生電路[J]. 朱靖玉,劉鑫,周永兵. 電子設計工程. 2012(04)
本文編號:3302952
【文章來源】:九江職業(yè)技術學院學報. 2020,(02)
【文章頁數(shù)】:3 頁
【部分圖文】:
連續(xù)位0和1及其對應的波形信號
計數(shù)器和3個一位存儲器構成的3路脈沖發(fā)生器
計數(shù)器和1個四位存儲器構成的3路脈沖發(fā)生器
【參考文獻】:
期刊論文
[1]基于51單片機的CCD驅動程序和電路設計[J]. 王改芳,楊正祥. 實驗技術與管理. 2016(09)
[2]基于單片機及CPLD的多間隔脈沖產(chǎn)生電路[J]. 朱靖玉,劉鑫,周永兵. 電子設計工程. 2012(04)
本文編號:3302952
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3302952.html
最近更新
教材專著