基于星載綜合電子設(shè)備的大容量復(fù)接存儲(chǔ)單元實(shí)現(xiàn)
發(fā)布時(shí)間:2021-02-09 23:01
隨著航天技術(shù)的發(fā)展,各類(lèi)衛(wèi)星及航天器平臺(tái)越來(lái)越多的使用了全色相機(jī)、科學(xué)數(shù)據(jù)測(cè)控等能夠產(chǎn)生高速大容量實(shí)時(shí)數(shù)據(jù)的有效載荷,這使得航天技術(shù)領(lǐng)域的集成化設(shè)計(jì)以及數(shù)據(jù)處理系統(tǒng)的地位越來(lái)越重要。綜合電子系統(tǒng)正是滿足設(shè)備集成設(shè)計(jì)的正確選擇,而其數(shù)據(jù)處理單元正是解決這些問(wèn)題的關(guān)鍵,本文基于某星綜合電子設(shè)備為大容量數(shù)據(jù)復(fù)接存儲(chǔ)提供了解決方案。本課題研究的復(fù)接存儲(chǔ)單元技術(shù)涉及多個(gè)數(shù)據(jù)源、多個(gè)存儲(chǔ)器和多個(gè)輸出通道,設(shè)計(jì)上采用FPGA和內(nèi)嵌SoC的相結(jié)合的方案。充分利用FPGA的高速數(shù)據(jù)處理能力和的靈活性,配合CPU指令實(shí)現(xiàn)了對(duì)多個(gè)數(shù)據(jù)源按要求進(jìn)行數(shù)據(jù)存儲(chǔ)、數(shù)據(jù)管理、數(shù)據(jù)復(fù)接以及數(shù)據(jù)回放等功能,提高了有效載荷數(shù)據(jù)傳輸?shù)膶?shí)時(shí)性和靈活性。有效載荷數(shù)據(jù)按照CCSDS AOS規(guī)范進(jìn)行打包及RS編碼進(jìn)行數(shù)據(jù)傳輸,設(shè)計(jì)專(zhuān)檢設(shè)備進(jìn)行了數(shù)據(jù)校驗(yàn)。本課題的研究成果在空間飛行器有效載荷數(shù)據(jù)管理系統(tǒng)中具有廣闊的應(yīng)用前景和重要的實(shí)用價(jià)值。
【文章來(lái)源】:西安電子科技大學(xué)陜西省 211工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:70 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
ABSTRACT
符號(hào)對(duì)照表
縮略語(yǔ)對(duì)照表
第一章 緒論
1.1 引言
1.2 國(guó)際和國(guó)內(nèi)發(fā)展現(xiàn)狀
1.2.1 國(guó)外發(fā)展現(xiàn)狀
1.2.2 國(guó)內(nèi)發(fā)展現(xiàn)狀
1.3 項(xiàng)目應(yīng)用背景介紹
1.4 課題研究?jī)?nèi)容
1.5 論文的組織
第二章 綜合電子平臺(tái)系統(tǒng)概述
2.1 系統(tǒng)功能及組成
2.2 系統(tǒng)設(shè)計(jì)方案
2.2.1 設(shè)計(jì)原則
2.2.2 設(shè)備的模塊劃分
2.2.3 設(shè)計(jì)原理圖
2.3 復(fù)接存儲(chǔ)單元在綜合電子系統(tǒng)中的作用
2.4 本章總結(jié)
第三章 復(fù)接存儲(chǔ)單元硬件電路設(shè)計(jì)
3.1 復(fù)接存儲(chǔ)單元概述
3.2 復(fù)接存儲(chǔ)單元方案設(shè)計(jì)
3.2.1 原理設(shè)計(jì)
3.2.2 電接口設(shè)計(jì)
3.2.3 相關(guān)芯片選型及電路
3.3 本章總結(jié)
第四章 復(fù)接存儲(chǔ)單元FPGA邏輯設(shè)計(jì)
4.1 FPGA概述與開(kāi)發(fā)計(jì)劃
4.1.1 FPGA原理介紹
4.1.2 FPGA開(kāi)發(fā)研制流程
4.1.3 設(shè)備環(huán)境與開(kāi)發(fā)設(shè)計(jì)環(huán)境
4.1.4 功能需求
4.2 邏輯模塊設(shè)計(jì)
4.2.1 復(fù)接模塊設(shè)計(jì)
4.2.2 存儲(chǔ)模塊設(shè)計(jì)
4.2.3 FPGA配置加載設(shè)計(jì)
4.3 本章總結(jié)
第五章 系統(tǒng)功能測(cè)試及驗(yàn)證
5.1 LVDS數(shù)據(jù)輸出口電特性驗(yàn)證
5.2 測(cè)試專(zhuān)檢設(shè)備設(shè)計(jì)及實(shí)現(xiàn)
5.2.1 PCI專(zhuān)檢板卡原理設(shè)計(jì)
5.2.2 PCI專(zhuān)檢板卡FPGA邏輯設(shè)計(jì)
5.3 測(cè)試PC端上位機(jī)驗(yàn)證
5.4 本章總結(jié)
第六章 結(jié)論與展望
參考文獻(xiàn)
致謝
作者簡(jiǎn)介
【參考文獻(xiàn)】:
期刊論文
[1]一種基于大容量數(shù)據(jù)記錄儀的壞塊管理設(shè)計(jì)[J]. 胡紅,王少云,葉艷. 電子設(shè)計(jì)工程. 2014(08)
[2]工業(yè)組態(tài)軟件接入非標(biāo)準(zhǔn)通信協(xié)議組件的實(shí)現(xiàn)[J]. 孫超. 電子科技. 2013(10)
[3]TMR+Scrubbing SRAM加固型FPGA輻照實(shí)驗(yàn)研究[J]. 孫野,陳暉照. 電子科技. 2013(10)
[4]我國(guó)空間站能源管理系統(tǒng)方案設(shè)想[J]. 楊亞紅,喬衛(wèi)新,徐慧棟,馬季軍,陳改革. 載人航天. 2013(03)
[5]淺析嫦娥系列月球探測(cè)衛(wèi)星軌道設(shè)計(jì)[J]. 李飛高,任楓軒. 中州大學(xué)學(xué)報(bào). 2012(05)
[6]一種NAND Flash動(dòng)態(tài)壞塊管理算法的設(shè)計(jì)與實(shí)現(xiàn)[J]. 韓勇豪,王少云. 信息化研究. 2011(03)
[7]淺談基于PCI的測(cè)井信號(hào)采集技術(shù)[J]. 呂秋良. 石油和化工設(shè)備. 2009(11)
[8]尋找另一個(gè)地球[J]. 胡中為. 自然雜志. 2007(05)
[9]LDPC碼及其在無(wú)線傳感器網(wǎng)絡(luò)中的應(yīng)用[J]. 袁豐,周洪敏. 科技資訊. 2007(25)
[10]基于PCI總線的高速數(shù)據(jù)傳輸[J]. 孫波. 微型電腦應(yīng)用. 2007(07)
碩士論文
[1]高密度高速存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)[D]. 姚銘.西安電子科技大學(xué) 2013
[2]基于NAND FLASH陣列的數(shù)據(jù)存儲(chǔ)技術(shù)研究[D]. 常璐.中北大學(xué) 2011
[3]FPGA中CLB電路的設(shè)計(jì)研究[D]. 朱赤駒.電子科技大學(xué) 2009
[4]運(yùn)動(dòng)姿態(tài)檢測(cè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D]. 馮文武.重慶大學(xué) 2008
[5]FPGA支持軟件的匯編技術(shù)[D]. 趙崢.西安電子科技大學(xué) 2008
[6]高級(jí)在軌系統(tǒng)(AOS)關(guān)鍵技術(shù)研究[D]. 王錚.西北工業(yè)大學(xué) 2007
[7]高速同步/異步混合復(fù)接器的設(shè)計(jì)與實(shí)現(xiàn)[D]. 公緒曉.中國(guó)科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
本文編號(hào):3026367
【文章來(lái)源】:西安電子科技大學(xué)陜西省 211工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:70 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
ABSTRACT
符號(hào)對(duì)照表
縮略語(yǔ)對(duì)照表
第一章 緒論
1.1 引言
1.2 國(guó)際和國(guó)內(nèi)發(fā)展現(xiàn)狀
1.2.1 國(guó)外發(fā)展現(xiàn)狀
1.2.2 國(guó)內(nèi)發(fā)展現(xiàn)狀
1.3 項(xiàng)目應(yīng)用背景介紹
1.4 課題研究?jī)?nèi)容
1.5 論文的組織
第二章 綜合電子平臺(tái)系統(tǒng)概述
2.1 系統(tǒng)功能及組成
2.2 系統(tǒng)設(shè)計(jì)方案
2.2.1 設(shè)計(jì)原則
2.2.2 設(shè)備的模塊劃分
2.2.3 設(shè)計(jì)原理圖
2.3 復(fù)接存儲(chǔ)單元在綜合電子系統(tǒng)中的作用
2.4 本章總結(jié)
第三章 復(fù)接存儲(chǔ)單元硬件電路設(shè)計(jì)
3.1 復(fù)接存儲(chǔ)單元概述
3.2 復(fù)接存儲(chǔ)單元方案設(shè)計(jì)
3.2.1 原理設(shè)計(jì)
3.2.2 電接口設(shè)計(jì)
3.2.3 相關(guān)芯片選型及電路
3.3 本章總結(jié)
第四章 復(fù)接存儲(chǔ)單元FPGA邏輯設(shè)計(jì)
4.1 FPGA概述與開(kāi)發(fā)計(jì)劃
4.1.1 FPGA原理介紹
4.1.2 FPGA開(kāi)發(fā)研制流程
4.1.3 設(shè)備環(huán)境與開(kāi)發(fā)設(shè)計(jì)環(huán)境
4.1.4 功能需求
4.2 邏輯模塊設(shè)計(jì)
4.2.1 復(fù)接模塊設(shè)計(jì)
4.2.2 存儲(chǔ)模塊設(shè)計(jì)
4.2.3 FPGA配置加載設(shè)計(jì)
4.3 本章總結(jié)
第五章 系統(tǒng)功能測(cè)試及驗(yàn)證
5.1 LVDS數(shù)據(jù)輸出口電特性驗(yàn)證
5.2 測(cè)試專(zhuān)檢設(shè)備設(shè)計(jì)及實(shí)現(xiàn)
5.2.1 PCI專(zhuān)檢板卡原理設(shè)計(jì)
5.2.2 PCI專(zhuān)檢板卡FPGA邏輯設(shè)計(jì)
5.3 測(cè)試PC端上位機(jī)驗(yàn)證
5.4 本章總結(jié)
第六章 結(jié)論與展望
參考文獻(xiàn)
致謝
作者簡(jiǎn)介
【參考文獻(xiàn)】:
期刊論文
[1]一種基于大容量數(shù)據(jù)記錄儀的壞塊管理設(shè)計(jì)[J]. 胡紅,王少云,葉艷. 電子設(shè)計(jì)工程. 2014(08)
[2]工業(yè)組態(tài)軟件接入非標(biāo)準(zhǔn)通信協(xié)議組件的實(shí)現(xiàn)[J]. 孫超. 電子科技. 2013(10)
[3]TMR+Scrubbing SRAM加固型FPGA輻照實(shí)驗(yàn)研究[J]. 孫野,陳暉照. 電子科技. 2013(10)
[4]我國(guó)空間站能源管理系統(tǒng)方案設(shè)想[J]. 楊亞紅,喬衛(wèi)新,徐慧棟,馬季軍,陳改革. 載人航天. 2013(03)
[5]淺析嫦娥系列月球探測(cè)衛(wèi)星軌道設(shè)計(jì)[J]. 李飛高,任楓軒. 中州大學(xué)學(xué)報(bào). 2012(05)
[6]一種NAND Flash動(dòng)態(tài)壞塊管理算法的設(shè)計(jì)與實(shí)現(xiàn)[J]. 韓勇豪,王少云. 信息化研究. 2011(03)
[7]淺談基于PCI的測(cè)井信號(hào)采集技術(shù)[J]. 呂秋良. 石油和化工設(shè)備. 2009(11)
[8]尋找另一個(gè)地球[J]. 胡中為. 自然雜志. 2007(05)
[9]LDPC碼及其在無(wú)線傳感器網(wǎng)絡(luò)中的應(yīng)用[J]. 袁豐,周洪敏. 科技資訊. 2007(25)
[10]基于PCI總線的高速數(shù)據(jù)傳輸[J]. 孫波. 微型電腦應(yīng)用. 2007(07)
碩士論文
[1]高密度高速存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)[D]. 姚銘.西安電子科技大學(xué) 2013
[2]基于NAND FLASH陣列的數(shù)據(jù)存儲(chǔ)技術(shù)研究[D]. 常璐.中北大學(xué) 2011
[3]FPGA中CLB電路的設(shè)計(jì)研究[D]. 朱赤駒.電子科技大學(xué) 2009
[4]運(yùn)動(dòng)姿態(tài)檢測(cè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D]. 馮文武.重慶大學(xué) 2008
[5]FPGA支持軟件的匯編技術(shù)[D]. 趙崢.西安電子科技大學(xué) 2008
[6]高級(jí)在軌系統(tǒng)(AOS)關(guān)鍵技術(shù)研究[D]. 王錚.西北工業(yè)大學(xué) 2007
[7]高速同步/異步混合復(fù)接器的設(shè)計(jì)與實(shí)現(xiàn)[D]. 公緒曉.中國(guó)科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
本文編號(hào):3026367
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3026367.html
最近更新
教材專(zhuān)著