基于Zynq的可穿戴動態(tài)可重構(gòu)平臺設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時(shí)間:2021-02-09 19:07
近年來,芯片工藝技術(shù)水平不斷提高,各種低功耗、高性能的處理器不斷改進(jìn),這些科技的進(jìn)步使得可穿戴設(shè)備硬件體積減小的同時(shí)還能夠進(jìn)行大量的任務(wù)計(jì)算。在生活中,各種可穿戴設(shè)備也受到了人們的追捧,如手表,腕帶,眼鏡等都成為了生活中的一部分,發(fā)揮著不可忽視的作用。但是,人們逐漸對可穿戴設(shè)備提出了更多的需求,如更加復(fù)雜的應(yīng)用環(huán)境,更靈活的硬件配置,都給可穿戴設(shè)備的發(fā)展帶來了新的方向。如可穿戴設(shè)備的通信方式單一,沒有足夠的外部通信接口用于數(shù)據(jù)交互。可穿戴設(shè)備能夠處理的計(jì)算任務(wù)種類不多。其主要根源在于可穿戴設(shè)備體積小,板載硬件資源不足。本文通過分析可穿戴設(shè)備的功能需求,針對可穿戴設(shè)備體積小,硬件資源不足的缺點(diǎn),以Zynq為基礎(chǔ),結(jié)合FPGA的動態(tài)可重構(gòu)技術(shù)設(shè)計(jì)了一種動態(tài)可重構(gòu)平臺。動態(tài)可重構(gòu)平臺能夠?yàn)榭纱┐髟O(shè)備提供I/O接口和計(jì)算任務(wù)重構(gòu)兩種功能。在I/O接口重構(gòu)方面,以RS232、RS485、CAN三種通信設(shè)備和VGA攝像頭為例進(jìn)行設(shè)計(jì)和驗(yàn)證,并提出了一種基于存儲的I/O接口動態(tài)可重構(gòu)識別方案。在計(jì)算任務(wù)方面,本文分析了可穿戴設(shè)備圖像處理和文本加解密方面的需求,結(jié)合I/O接口重構(gòu)中的VGA攝像頭,使用...
【文章來源】:哈爾濱工業(yè)大學(xué)黑龍江省 211工程院校 985工程院校
【文章頁數(shù)】:70 頁
【學(xué)位級別】:碩士
【部分圖文】:
Zynq體系結(jié)構(gòu)
圖 2-8 動態(tài)可重構(gòu)框架組織結(jié)構(gòu)nq_design_i 模塊的 Block Design 設(shè)計(jì)如圖 2-9 所示,對 PS 的資可以使用 Zynq 中的 ARM 處理器,并掛載到 AXI4-Lite 和 AXI數(shù)據(jù)總線上。
zynq_design_i的BlockDesign設(shè)計(jì)
【參考文獻(xiàn)】:
期刊論文
[1]基于Zynq平臺PCIE高速數(shù)據(jù)接口的設(shè)計(jì)與實(shí)現(xiàn)[J]. 楊亞濤,張松濤,李子臣,張明舵,曹廣燦. 電子科技大學(xué)學(xué)報(bào). 2017(03)
[2]基于FPGA的動態(tài)部分可重構(gòu)智能I/O接口設(shè)計(jì)與實(shí)現(xiàn)[J]. 徐健,李賀,龔東磊,方明. 計(jì)算機(jī)工程. 2016(06)
[3]基于混合式兩階段的動態(tài)部分重構(gòu)FPGA軟硬件劃分算法[J]. 馬昱春,張超,Luk Wayne. 清華大學(xué)學(xué)報(bào)(自然科學(xué)版). 2016(03)
[4]基于DSP的FPGA動態(tài)重構(gòu)系統(tǒng)研究與設(shè)計(jì)[J]. 范斌,常青. 信息與電子工程. 2010(02)
[5]基于FPGA的可重構(gòu)處理單元研究[J]. 王婷,鄔鈞霆,趙昕. 信息工程大學(xué)學(xué)報(bào). 2009(01)
博士論文
[1]基于可重構(gòu)計(jì)算技術(shù)的圖像識別與分類系統(tǒng)研究[D]. 王宇旸.中國科學(xué)技術(shù)大學(xué) 2009
碩士論文
[1]FPGA可重構(gòu)計(jì)算的規(guī)�?缮炜s性研究及實(shí)現(xiàn)[D]. 柴鎮(zhèn).江南大學(xué) 2017
[2]動態(tài)可重構(gòu)系統(tǒng)中任務(wù)調(diào)度與布局算法研究[D]. 徐曉東.中國科學(xué)技術(shù)大學(xué) 2017
[3]面向節(jié)能大數(shù)據(jù)中心的計(jì)算平臺核心技術(shù)研究[D]. 張洪.電子科技大學(xué) 2016
[4]嵌入式圖像處理系統(tǒng)中FPGA重構(gòu)技術(shù)研究[D]. 余國良.華中科技大學(xué) 2015
[5]面向異構(gòu)多處理器平臺的動態(tài)可重構(gòu)技術(shù)研究[D]. 賴遠(yuǎn)志.哈爾濱工業(yè)大學(xué) 2014
[6]基因組中最大唯一匹配的查找算法研究[D]. 王學(xué).西安電子科技大學(xué) 2009
本文編號:3026096
【文章來源】:哈爾濱工業(yè)大學(xué)黑龍江省 211工程院校 985工程院校
【文章頁數(shù)】:70 頁
【學(xué)位級別】:碩士
【部分圖文】:
Zynq體系結(jié)構(gòu)
圖 2-8 動態(tài)可重構(gòu)框架組織結(jié)構(gòu)nq_design_i 模塊的 Block Design 設(shè)計(jì)如圖 2-9 所示,對 PS 的資可以使用 Zynq 中的 ARM 處理器,并掛載到 AXI4-Lite 和 AXI數(shù)據(jù)總線上。
zynq_design_i的BlockDesign設(shè)計(jì)
【參考文獻(xiàn)】:
期刊論文
[1]基于Zynq平臺PCIE高速數(shù)據(jù)接口的設(shè)計(jì)與實(shí)現(xiàn)[J]. 楊亞濤,張松濤,李子臣,張明舵,曹廣燦. 電子科技大學(xué)學(xué)報(bào). 2017(03)
[2]基于FPGA的動態(tài)部分可重構(gòu)智能I/O接口設(shè)計(jì)與實(shí)現(xiàn)[J]. 徐健,李賀,龔東磊,方明. 計(jì)算機(jī)工程. 2016(06)
[3]基于混合式兩階段的動態(tài)部分重構(gòu)FPGA軟硬件劃分算法[J]. 馬昱春,張超,Luk Wayne. 清華大學(xué)學(xué)報(bào)(自然科學(xué)版). 2016(03)
[4]基于DSP的FPGA動態(tài)重構(gòu)系統(tǒng)研究與設(shè)計(jì)[J]. 范斌,常青. 信息與電子工程. 2010(02)
[5]基于FPGA的可重構(gòu)處理單元研究[J]. 王婷,鄔鈞霆,趙昕. 信息工程大學(xué)學(xué)報(bào). 2009(01)
博士論文
[1]基于可重構(gòu)計(jì)算技術(shù)的圖像識別與分類系統(tǒng)研究[D]. 王宇旸.中國科學(xué)技術(shù)大學(xué) 2009
碩士論文
[1]FPGA可重構(gòu)計(jì)算的規(guī)�?缮炜s性研究及實(shí)現(xiàn)[D]. 柴鎮(zhèn).江南大學(xué) 2017
[2]動態(tài)可重構(gòu)系統(tǒng)中任務(wù)調(diào)度與布局算法研究[D]. 徐曉東.中國科學(xué)技術(shù)大學(xué) 2017
[3]面向節(jié)能大數(shù)據(jù)中心的計(jì)算平臺核心技術(shù)研究[D]. 張洪.電子科技大學(xué) 2016
[4]嵌入式圖像處理系統(tǒng)中FPGA重構(gòu)技術(shù)研究[D]. 余國良.華中科技大學(xué) 2015
[5]面向異構(gòu)多處理器平臺的動態(tài)可重構(gòu)技術(shù)研究[D]. 賴遠(yuǎn)志.哈爾濱工業(yè)大學(xué) 2014
[6]基因組中最大唯一匹配的查找算法研究[D]. 王學(xué).西安電子科技大學(xué) 2009
本文編號:3026096
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3026096.html
最近更新
教材專著