基于FPGA的可穿戴處理器的設(shè)計與實現(xiàn)
【學位授予單位】:西北大學
【學位級別】:碩士
【學位授予年份】:2010
【分類號】:TP332
【參考文獻】
相關(guān)期刊論文 前10條
1 唐鵬,楊銀堂;MIPS/W8位低功耗嵌入式RISC MCU核的設(shè)計[J];半導(dǎo)體技術(shù);2002年02期
2 孫亞偉;黃家成;元洪波;;采用DSP處理器的甚高頻全向信標/儀表著陸系統(tǒng)標準信號源[J];電光與控制;2009年07期
3 姚琳;;三巨頭縱論32位可授權(quán)處理器的發(fā)展趨勢[J];電子設(shè)計技術(shù);2008年05期
4 陸洪毅,沈立,趙學秘,王蕾,戴葵,王志英;一種高性能的嵌入式微處理器:銀河TS-1[J];電子學報;2002年11期
5 冀紅舉;張孟超;;基于VHDL語言的嵌入式微處理器的設(shè)計[J];河南機電高等?茖W校學報;2009年03期
6 閔春平,竇文華;多技術(shù)系統(tǒng)基于VHDL-AMS的統(tǒng)一建模與仿真技術(shù)研究[J];計算機研究與發(fā)展;2003年05期
7 肖瑋;臧斌宇;朱傳琪;;可重配置處理器的體系結(jié)構(gòu)級功耗模型與分析[J];計算機工程與應(yīng)用;2007年26期
8 陳瑞森;郭東輝;;基于CISC/RISC混合架構(gòu)的嵌入式MCU設(shè)計[J];計算機應(yīng)用研究;2006年08期
9 劉寶明;朱勇;羅先培;;基于DSP處理器的CPCI總線智能采集板設(shè)計[J];計算機測量與控制;2009年11期
10 方俊鋒,楊銀堂;CISC微處理器嵌入式內(nèi)核的設(shè)計[J];微電子學;2003年04期
相關(guān)碩士學位論文 前7條
1 李智;32位RISC嵌入式微處理器設(shè)計[D];電子科技大學;2003年
2 唐如鴻;基于Nios II軟核CPU嵌入式消息轉(zhuǎn)發(fā)系統(tǒng)的設(shè)計與實現(xiàn)[D];西南交通大學;2006年
3 楊勃航;網(wǎng)絡(luò)處理器的體系結(jié)構(gòu)建模及芯片原型設(shè)計[D];國防科學技術(shù)大學;2005年
4 陳英豪;基于RISC體系結(jié)構(gòu)的處理器設(shè)計與RTL級實現(xiàn)[D];北京郵電大學;2006年
5 劉偉;模塊化嵌入式MCU輔助教學平臺的設(shè)計與實現(xiàn)[D];蘇州大學;2008年
6 夏杰;32位浮點DSP處理器ALU研究及其IP核設(shè)計[D];江南大學;2008年
7 王世虎;四級流水線數(shù)字信號處理器核的設(shè)計[D];上海交通大學;2008年
本文編號:2721064
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2721064.html