基于宏單元異步乘法器的研究與設(shè)計(jì)
【圖文】:
圖2-7雙軌編碼
電路功能是基于有限慣性門延遲本 Huffman 電路、非基本模式擴(kuò)展他們的區(qū)別是遵循的假設(shè)模式不10 所示,,有界延遲電路與同步電路電路存儲(chǔ)單元采用是延遲單元[9]。
【學(xué)位授予單位】:華中科技大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2011
【分類號(hào)】:TP332.22
【參考文獻(xiàn)】
相關(guān)期刊論文 前4條
1 盧俊;賈嵩;王源;張鋼剛;;高性能的標(biāo)準(zhǔn)單元庫設(shè)計(jì)[J];航空計(jì)算技術(shù);2007年03期
2 高麗江;張曉昱;陳虹;陳弘毅;;UMC 0.18μm異步電路標(biāo)準(zhǔn)單元庫建庫技術(shù)研究[J];微電子學(xué);2008年03期
3 高霆,賀祥慶;邏輯參數(shù)庫中Power參數(shù)的提取[J];微電子學(xué)與計(jì)算機(jī);2003年05期
4 龔銳,王蕾,戴葵,王志英;異步集成電路C標(biāo)準(zhǔn)單元的設(shè)計(jì)與實(shí)現(xiàn)[J];微電子學(xué)與計(jì)算機(jī);2005年01期
相關(guān)博士學(xué)位論文 前3條
1 王蕾;異步嵌入式微處理器設(shè)計(jì)與分析關(guān)鍵技術(shù)研究[D];國防科學(xué)技術(shù)大學(xué);2006年
2 李勇;異步數(shù)據(jù)觸發(fā)微處理器體系結(jié)構(gòu)關(guān)鍵技術(shù)研究與實(shí)現(xiàn)[D];國防科學(xué)技術(shù)大學(xué);2007年
3 阮堅(jiān);異步控制電路設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究[D];國防科學(xué)技術(shù)大學(xué);2008年
相關(guān)碩士學(xué)位論文 前3條
1 龔銳;異步乘法器關(guān)鍵技術(shù)研究與實(shí)現(xiàn)[D];國防科學(xué)技術(shù)大學(xué);2005年
2 馮沖;IC設(shè)計(jì)數(shù)據(jù)庫生成及移植系統(tǒng)[D];東南大學(xué);2006年
3 彭代珉;0.18μm CMOS軍品級(jí)標(biāo)準(zhǔn)單元庫的設(shè)計(jì)[D];國防科學(xué)技術(shù)大學(xué);2007年
本文編號(hào):2643146
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2643146.html