天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當前位置:主頁 > 科技論文 > 計算機論文 >

龍芯GS464E處理器核架構設計

發(fā)布時間:2019-01-05 03:36
【摘要】:龍芯GS464E是龍芯公司最新推出的高性能處理器核架構.在本文中,將介紹GS464E架構的核心特性.相比于之前的GS464架構,重點強化了訪存性能和分支預測準確率,實現(xiàn)了MIPS DSP指令集和虛擬機支持,增大了處理器中各項隊列的項數(shù),并增大了Cache容量和TLB容量.訪存子系統(tǒng)擁有3級Cache結構,每一級都采用LRU替換策略,可以支持多核緩存一致性協(xié)議.經過上述強化設計,GS464E處理器核已成為一個創(chuàng)新性的高性能處理器核架構.
[Abstract]:Ronson GS464E is the core architecture of high-performance processor introduced by Ronson Company. In this article, we will introduce the core features of the GS464E architecture. Compared with the previous GS464 architecture, the memory access performance and branch prediction accuracy are enhanced, the support of MIPS DSP instruction set and virtual machine is implemented, the number of items of each queue in the processor is increased, and the capacity of Cache and TLB is increased. The memory access subsystem has a three-level Cache structure, each of which adopts LRU replacement strategy, which can support multi-core cache conformance protocol. Through the above enhanced design, the GS464E processor core has become an innovative high performance processor core architecture.
【作者單位】: 計算機體系結構國家重點實驗室中國科學院計算技術研究所;中國科學院計算技術研究所;中國科學院大學;龍芯中科技術有限公司;
【基金】:國家科技重大專項“核高基”(批準號:2009ZX01028-002-003,2009ZX01029-001-003,2010ZX01036-001-002,2012ZX01029-001-002-002,2014ZX01020201,2014ZX01030101) 國家自然科學基金(批準號:61221062,61133004,61173001,61232009,61222204,61432016) 國家高技術研究發(fā)展計劃(863計劃)(批準號:2012AA010901,2012AA011002,2013AA014301)資助
【分類號】:TP332

【參考文獻】

相關期刊論文 前1條

1 高翔;陳云霽;王煥東;唐丹;胡偉武;;System Architecture of Godson-3 Multi-Core Processors[J];Journal of Computer Science & Technology;2010年02期

【共引文獻】

相關期刊論文 前10條

1 劉勇;陳宇;陳鐘;;對稱密碼算法的性能優(yōu)化[J];北京大學學報(自然科學版);2008年05期

2 錢振江;常晉義;;龍芯Mipsel架構平臺Linux發(fā)行版的開發(fā)[J];常熟理工學院學報;2008年10期

3 馬可;章隆兵;;一種基于微基準程序和理想上限的處理器性能分析方法[J];電子學報;2008年02期

4 蔡飛;沈海華;高翔;;龍芯2號原型系統(tǒng)北橋的設計與實現(xiàn)[J];高技術通訊;2010年01期

5 朱素霞;季振洲;李東;;面向多核處理器的內存競爭記錄研究綜述[J];智能計算機與應用;2013年03期

6 杜振龍;沙光俠;李曉麗;王慶川;沈鋼綱;;MIPS架構計算機平臺的支持固件研究[J];蘭州理工大學學報;2013年05期

7 陳世奎;胡曉吉;;基于龍芯2F處理器的CPCI主板設計[J];測控技術;2011年08期

8 胡偉武;李國杰;;納米級工藝對微處理器設計的挑戰(zhàn)[J];中國集成電路;2008年07期

9 張戈;齊子初;胡偉武;;龍芯2號處理器功能部件設計[J];計算機研究與發(fā)展;2006年06期

10 郇丹丹;李祖松;王劍;章隆兵;胡偉武;劉志勇;;快速地址計算的自適應棧高速緩存[J];計算機研究與發(fā)展;2007年01期

相關博士學位論文 前10條

1 朱海濤;面向高密度計算的多核處理器結構研究[D];中國科學技術大學;2011年

2 李波;基于異構多核平臺的優(yōu)化編程研究[D];華中科技大學;2011年

3 李祖松;龍芯2號處理器多線程技術研究[D];中國科學院研究生院(計算技術研究所);2006年

4 郇丹丹;高性能存儲系統(tǒng)研究[D];中國科學院研究生院(計算技術研究所);2006年

5 張戈;高性能通用處理器核的低功耗技術研究[D];中國科學院研究生院(計算技術研究所);2006年

6 徐勇軍;集成電路功耗估計及低功耗設計[D];中國科學院研究生院(計算技術研究所);2006年

7 韓銀和;數(shù)字電路測試壓縮方法研究[D];中國科學院研究生院(計算技術研究所);2005年

8 張福新;微處理器性能分析與優(yōu)化[D];中國科學院研究生院(計算技術研究所);2005年

9 楊華;片上多線程體系結構資源分配策略的研究[D];哈爾濱工業(yè)大學;2006年

10 馬可;微處理器性能分析模型的建立和研究[D];中國科學技術大學;2007年

相關碩士學位論文 前10條

1 何銳;GPGPU多核流體系結構與功耗模擬研究[D];國防科學技術大學;2010年

2 劉覽;基于FPGA的32位RISC嵌入式微處理器設計[D];南京航空航天大學;2010年

3 穆雅莉;處理器性能分析模型研究[D];哈爾濱工業(yè)大學;2011年

4 湯彥;片上內存控制器性能評估和優(yōu)化[D];中國科學院研究生院(計算技術研究所);2006年

5 董峻峰;基于龍芯2號結構特征對GCC的分析與優(yōu)化[D];中國科學院研究生院(計算技術研究所);2006年

6 陳瑜;龍芯2號鏈接后優(yōu)化器的實現(xiàn)與分析[D];中國科學院研究生院(計算技術研究所);2006年

7 谷曉銘;全局循環(huán)合并的實現(xiàn)[D];中國科學院研究生院(計算技術研究所);2006年

8 檀彥卓;芯片驗證測試及失效分析技術研究[D];中國科學院研究生院(計算技術研究所);2005年

9 江國范;異質媒體雙發(fā)射處理器的設計研究[D];浙江大學;2008年

10 蔡嵩松;基于龍芯處理器進程級虛擬機的優(yōu)化[D];首都師范大學;2008年

【二級參考文獻】

相關期刊論文 前1條

1 王煥東;高翔;陳云霽;胡偉武;;龍芯3號互聯(lián)系統(tǒng)的設計與實現(xiàn)[J];計算機研究與發(fā)展;2008年12期



本文編號:2401212

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2401212.html


Copyright(c)文論論文網All Rights Reserved | 網站地圖 |

版權申明:資料由用戶441aa***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com