龍芯GS464E處理器核架構(gòu)設(shè)計(jì)
[Abstract]:Ronson GS464E is the core architecture of high-performance processor introduced by Ronson Company. In this article, we will introduce the core features of the GS464E architecture. Compared with the previous GS464 architecture, the memory access performance and branch prediction accuracy are enhanced, the support of MIPS DSP instruction set and virtual machine is implemented, the number of items of each queue in the processor is increased, and the capacity of Cache and TLB is increased. The memory access subsystem has a three-level Cache structure, each of which adopts LRU replacement strategy, which can support multi-core cache conformance protocol. Through the above enhanced design, the GS464E processor core has become an innovative high performance processor core architecture.
【作者單位】: 計(jì)算機(jī)體系結(jié)構(gòu)國(guó)家重點(diǎn)實(shí)驗(yàn)室中國(guó)科學(xué)院計(jì)算技術(shù)研究所;中國(guó)科學(xué)院計(jì)算技術(shù)研究所;中國(guó)科學(xué)院大學(xué);龍芯中科技術(shù)有限公司;
【基金】:國(guó)家科技重大專項(xiàng)“核高基”(批準(zhǔn)號(hào):2009ZX01028-002-003,2009ZX01029-001-003,2010ZX01036-001-002,2012ZX01029-001-002-002,2014ZX01020201,2014ZX01030101) 國(guó)家自然科學(xué)基金(批準(zhǔn)號(hào):61221062,61133004,61173001,61232009,61222204,61432016) 國(guó)家高技術(shù)研究發(fā)展計(jì)劃(863計(jì)劃)(批準(zhǔn)號(hào):2012AA010901,2012AA011002,2013AA014301)資助
【分類號(hào)】:TP332
【參考文獻(xiàn)】
相關(guān)期刊論文 前1條
1 高翔;陳云霽;王煥東;唐丹;胡偉武;;System Architecture of Godson-3 Multi-Core Processors[J];Journal of Computer Science & Technology;2010年02期
【共引文獻(xiàn)】
相關(guān)期刊論文 前10條
1 劉勇;陳宇;陳鐘;;對(duì)稱密碼算法的性能優(yōu)化[J];北京大學(xué)學(xué)報(bào)(自然科學(xué)版);2008年05期
2 錢振江;常晉義;;龍芯Mipsel架構(gòu)平臺(tái)Linux發(fā)行版的開發(fā)[J];常熟理工學(xué)院學(xué)報(bào);2008年10期
3 馬可;章隆兵;;一種基于微基準(zhǔn)程序和理想上限的處理器性能分析方法[J];電子學(xué)報(bào);2008年02期
4 蔡飛;沈海華;高翔;;龍芯2號(hào)原型系統(tǒng)北橋的設(shè)計(jì)與實(shí)現(xiàn)[J];高技術(shù)通訊;2010年01期
5 朱素霞;季振洲;李東;;面向多核處理器的內(nèi)存競(jìng)爭(zhēng)記錄研究綜述[J];智能計(jì)算機(jī)與應(yīng)用;2013年03期
6 杜振龍;沙光俠;李曉麗;王慶川;沈鋼綱;;MIPS架構(gòu)計(jì)算機(jī)平臺(tái)的支持固件研究[J];蘭州理工大學(xué)學(xué)報(bào);2013年05期
7 陳世奎;胡曉吉;;基于龍芯2F處理器的CPCI主板設(shè)計(jì)[J];測(cè)控技術(shù);2011年08期
8 胡偉武;李國(guó)杰;;納米級(jí)工藝對(duì)微處理器設(shè)計(jì)的挑戰(zhàn)[J];中國(guó)集成電路;2008年07期
9 張戈;齊子初;胡偉武;;龍芯2號(hào)處理器功能部件設(shè)計(jì)[J];計(jì)算機(jī)研究與發(fā)展;2006年06期
10 郇丹丹;李祖松;王劍;章隆兵;胡偉武;劉志勇;;快速地址計(jì)算的自適應(yīng)棧高速緩存[J];計(jì)算機(jī)研究與發(fā)展;2007年01期
相關(guān)博士學(xué)位論文 前10條
1 朱海濤;面向高密度計(jì)算的多核處理器結(jié)構(gòu)研究[D];中國(guó)科學(xué)技術(shù)大學(xué);2011年
2 李波;基于異構(gòu)多核平臺(tái)的優(yōu)化編程研究[D];華中科技大學(xué);2011年
3 李祖松;龍芯2號(hào)處理器多線程技術(shù)研究[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
4 郇丹丹;高性能存儲(chǔ)系統(tǒng)研究[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
5 張戈;高性能通用處理器核的低功耗技術(shù)研究[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
6 徐勇軍;集成電路功耗估計(jì)及低功耗設(shè)計(jì)[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
7 韓銀和;數(shù)字電路測(cè)試壓縮方法研究[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2005年
8 張福新;微處理器性能分析與優(yōu)化[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2005年
9 楊華;片上多線程體系結(jié)構(gòu)資源分配策略的研究[D];哈爾濱工業(yè)大學(xué);2006年
10 馬可;微處理器性能分析模型的建立和研究[D];中國(guó)科學(xué)技術(shù)大學(xué);2007年
相關(guān)碩士學(xué)位論文 前10條
1 何銳;GPGPU多核流體系結(jié)構(gòu)與功耗模擬研究[D];國(guó)防科學(xué)技術(shù)大學(xué);2010年
2 劉覽;基于FPGA的32位RISC嵌入式微處理器設(shè)計(jì)[D];南京航空航天大學(xué);2010年
3 穆雅莉;處理器性能分析模型研究[D];哈爾濱工業(yè)大學(xué);2011年
4 湯彥;片上內(nèi)存控制器性能評(píng)估和優(yōu)化[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
5 董峻峰;基于龍芯2號(hào)結(jié)構(gòu)特征對(duì)GCC的分析與優(yōu)化[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
6 陳瑜;龍芯2號(hào)鏈接后優(yōu)化器的實(shí)現(xiàn)與分析[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
7 谷曉銘;全局循環(huán)合并的實(shí)現(xiàn)[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2006年
8 檀彥卓;芯片驗(yàn)證測(cè)試及失效分析技術(shù)研究[D];中國(guó)科學(xué)院研究生院(計(jì)算技術(shù)研究所);2005年
9 江國(guó)范;異質(zhì)媒體雙發(fā)射處理器的設(shè)計(jì)研究[D];浙江大學(xué);2008年
10 蔡嵩松;基于龍芯處理器進(jìn)程級(jí)虛擬機(jī)的優(yōu)化[D];首都師范大學(xué);2008年
【二級(jí)參考文獻(xiàn)】
相關(guān)期刊論文 前1條
1 王煥東;高翔;陳云霽;胡偉武;;龍芯3號(hào)互聯(lián)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)研究與發(fā)展;2008年12期
,本文編號(hào):2401212
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2401212.html