基于流體系結(jié)構(gòu)的VLIW二維壓縮及并行解壓
[Abstract]:Code compression is an effective measure to solve this problem. VLIW code compression needs to solve three key problems, one is to improve the compression ratio; The second is to reduce the impact of decompression operation on the performance, and the third is to reposition the branch target. According to the characteristics of VLIW instruction in stream architecture, a two-dimensional compression is proposed to compress the VLIW in both vertical and horizontal directions, and the horizontal decompression can be parallel to the code execution, and the stack register is set to cache the cyclic entry address. The experimental results show that two-dimensional compression can effectively solve the problem of VLIW code volume expansion and can reduce the area of instruction memory by 36.48 and the area of the whole CISP system by 7.85.
【作者單位】: 解放軍信息工程大學(xué);河南師范大學(xué)計(jì)算機(jī)與信息工程學(xué)院;中國(guó)人民解放軍61840部隊(duì);
【基金】:國(guó)家自然科學(xué)基金項(xiàng)目(No.61404175)
【分類號(hào)】:TP332
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 張旭東,楊守鋒;VLIW結(jié)構(gòu)的高速數(shù)字信號(hào)處理器及應(yīng)用[J];世界電子元器件;2001年04期
2 張嗣元,晏海華,王雷;基于VLIW的機(jī)器相關(guān)優(yōu)化編譯技術(shù)研究[J];計(jì)算機(jī)工程與應(yīng)用;2003年02期
3 白琳;羅玉平;;整數(shù)變換在VLIW DSP上的優(yōu)化與仿真[J];計(jì)算機(jī)仿真;2007年04期
4 甘玲;湯睿;;一種面向VLIW芯片的線性指令調(diào)度算法[J];微計(jì)算機(jī)信息;2009年02期
5 李云照;王志英;沈立;;一種動(dòng)態(tài)VLIW調(diào)度機(jī)制的研究和實(shí)現(xiàn)[J];計(jì)算機(jī)工程與科學(xué);2008年07期
6 唐騫;楊小雪;;VLIW處理器的設(shè)計(jì)與實(shí)現(xiàn)[J];微型機(jī)與應(yīng)用;2010年11期
7 ;A power-aware code-compression design for RISC/VLIW architecture[J];Journal of Zhejiang University-Science C(Computers & Electronics);2011年08期
8 沈鉦;何虎;楊旭;賈迪;孫義和;;Architecture Design of a Variable Length Instruction Set VLIW DSP[J];Tsinghua Science and Technology;2009年05期
9 王紅梅;王敏;張鐵軍;單睿;侯朝煥;;面向VLIW結(jié)構(gòu)的高性能代碼生成技術(shù)[J];微電子學(xué)與計(jì)算機(jī);2010年02期
10 姬忠寧;陳迅;徐金甫;張鵬;;基于指令前綴的專用VLIW壓縮技術(shù)研究與實(shí)現(xiàn)[J];電子技術(shù)應(yīng)用;2013年04期
相關(guān)博士學(xué)位論文 前1條
1 沈立;動(dòng)態(tài)VLIW體系結(jié)構(gòu)關(guān)鍵技術(shù)研究與實(shí)現(xiàn)[D];國(guó)防科學(xué)技術(shù)大學(xué);2003年
相關(guān)碩士學(xué)位論文 前7條
1 施自龍;面向全分布式VLIW結(jié)構(gòu)的功能單元互連技術(shù)研究[D];國(guó)防科學(xué)技術(shù)大學(xué);2013年
2 李國(guó)輝;向量VLIW處理器的寄存器溢出處理優(yōu)化技術(shù)研究[D];湖南科技大學(xué);2016年
3 唐騫;基于FPGA的VLIW微處理器設(shè)計(jì)實(shí)現(xiàn)[D];西南交通大學(xué);2010年
4 陳惠斌;VLIW DSP匯編器與代碼生成器的設(shè)計(jì)與實(shí)現(xiàn)[D];國(guó)防科學(xué)技術(shù)大學(xué);2005年
5 管茂林;面向FT64流處理器中高密度計(jì)算的VLIW編譯優(yōu)化技術(shù)[D];國(guó)防科學(xué)技術(shù)大學(xué);2007年
6 王斌;一個(gè)高性能通用VLIW微處理器原型及其存儲(chǔ)系統(tǒng)的設(shè)計(jì)[D];中國(guó)人民解放軍國(guó)防科學(xué)技術(shù)大學(xué);2002年
7 羅雯;基于ASIP的參數(shù)可選RISC結(jié)構(gòu)匯編器以及VLIW結(jié)構(gòu)匯編器設(shè)計(jì)[D];西安電子科技大學(xué);2011年
,本文編號(hào):2143701
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2143701.html