基于DDR3-SDRAM的高速視頻傳輸系統(tǒng)
發(fā)布時間:2018-05-21 04:04
本文選題:DDR-SDRAM + 多BANK ; 參考:《電子技術(shù)應(yīng)用》2015年12期
【摘要】:設(shè)計了一種基于多片DDR3-SDRAM多BANK存儲技術(shù)的傳輸系統(tǒng),用于高速視頻圖像的傳輸。采用Camera Link總線技術(shù)用來接收視頻圖像數(shù)據(jù),采用DDR3-SDRAM用來轉(zhuǎn)存數(shù)據(jù),對系統(tǒng)軟件進行了搭建,對數(shù)據(jù)進行編碼,并對DDR3-SDRAM多BANK存儲進行仿真及分析。結(jié)果表明,DDR3-SDRAM多BANK存儲技術(shù)可以有效地提高DDR3-SDRAM的工作效率,滿足高速視頻存儲的需求。
[Abstract]:A transmission system based on multi DDR3-SDRAM multi BANK storage technology is designed for transmission of high speed video images. Using Camera Link bus technology to receive video image data, DDR3-SDRAM is used to transfer data, system software is built, data is coded, and DDR3-SDRAM multi BANK storage is simulated and The results show that DDR3-SDRAM multi BANK storage technology can effectively improve the efficiency of DDR3-SDRAM and meet the needs of high-speed video storage.
【作者單位】: 中北大學(xué)電子測試國家重點實驗室;中北大學(xué)儀器科學(xué)與動態(tài)測試教育部重點實驗室;
【分類號】:TN919.8;TP333
【參考文獻】
相關(guān)期刊論文 前1條
1 李輝;岳田;;在FPGA設(shè)計中ChipScope與MATLAB的應(yīng)用[J];無線電工程;2010年01期
【共引文獻】
相關(guān)期刊論文 前2條
1 孫大亮;唐禎安;;可重構(gòu)雷達信號脈沖壓縮[J];電子器件;2015年05期
2 張紅濤;李強;李靖;;基于DDS的同步相位信號源的設(shè)計[J];現(xiàn)代電子技術(shù);2014年14期
【二級參考文獻】
相關(guān)期刊論文 前1條
1 萬翔;;ChipScope Pro在FPGA調(diào)試中的應(yīng)用[J];計算機與網(wǎng)絡(luò);2005年21期
,本文編號:1917648
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1917648.html
最近更新
教材專著