FT1500處理器中仿真驅(qū)動(dòng)的DDR3封裝設(shè)計(jì)
本文選題:高性能微處理器 + DDR。 參考:《計(jì)算機(jī)工程與科學(xué)》2014年04期
【摘要】:針對(duì)高性能微處理器封裝中DDR3的信號(hào)完整性和電源完整性問題,提出了仿真驅(qū)動(dòng)的封裝設(shè)計(jì)方法:在設(shè)計(jì)之初通過前仿真制定準(zhǔn)確的設(shè)計(jì)規(guī)則和目標(biāo),在設(shè)計(jì)過程中通過仿真指導(dǎo)設(shè)計(jì)優(yōu)化,在設(shè)計(jì)完成后用后仿真驗(yàn)證設(shè)計(jì)結(jié)果。應(yīng)用該方法設(shè)計(jì)了FT1500芯片封裝,實(shí)測(cè)結(jié)果表明,該芯片的DDR3接口可以穩(wěn)定工作在1 400Mbps。
[Abstract]:Aiming at the problem of signal integrity and power integrity of DDR3 in high performance microprocessor packaging, a simulation driven package design method is put forward: the accurate design rules and objectives are formulated by simulation at the beginning of design. During the design process, the design optimization is guided by simulation, and the design results are verified by simulation after the design is finished. The FT1500 chip package is designed by using this method. The experimental results show that the DDR3 interface of the chip can work stably at 1 400 Mbps.
【作者單位】: 國(guó)防科學(xué)技術(shù)大學(xué)計(jì)算機(jī)學(xué)院;
【基金】:國(guó)家自然科學(xué)基金資助項(xiàng)目(61103083,61133007) 國(guó)家“核高基”重大專項(xiàng)(2009ZX01028-002-002)
【分類號(hào)】:TP332
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 魏黎明;68008微處理器[J];微電子學(xué)與計(jì)算機(jī);1986年01期
2 羅布次仁;;淺談微處理器[J];才智;2008年04期
3 王國(guó)棟,侯朝煥;GCC在高性能微處理器DSP和CPU上的移植[J];計(jì)算機(jī)工程與設(shè)計(jì);2005年04期
4 張楷,趙博;一種新的高速計(jì)算機(jī)信號(hào)完整性分析技術(shù)[J];國(guó)外電子測(cè)量技術(shù);2003年05期
5 馮超超;陳迅;衣曉飛;張民選;;高性能微處理器中一種改進(jìn)的高扇入多米諾電路設(shè)計(jì)與實(shí)現(xiàn)(英文)[J];半導(dǎo)體學(xué)報(bào);2008年09期
6 康寶祥,欒貴興;高性能微處理器設(shè)計(jì)技術(shù)[J];小型微型計(jì)算機(jī)系統(tǒng);1994年10期
7 買春法;;DDR2器件HY5PS121621BFP在嵌入式系統(tǒng)中的應(yīng)用[J];國(guó)外電子元器件;2008年04期
8 曹勁;;RapidIO背板信號(hào)完整性測(cè)試方法[J];電訊技術(shù);2011年01期
9 唐銘新;3H高性能微處理器與單片機(jī)開發(fā)系統(tǒng)[J];世界電子元器件;1999年02期
10 王贏胤;;最新ILP微處理設(shè)計(jì)技術(shù)——EPIC[J];科技經(jīng)濟(jì)市場(chǎng);2007年05期
相關(guān)會(huì)議論文 前7條
1 趙齊;黎鐵軍;邢座程;;DDR3內(nèi)存系統(tǒng)錯(cuò)誤及檢錯(cuò)研究[A];第十五屆計(jì)算機(jī)工程與工藝年會(huì)暨第一屆微處理器技術(shù)論壇論文集(A輯)[C];2011年
2 惠平;李慧軍;曹松;;用于低端系統(tǒng)的高速總線接口設(shè)計(jì)與實(shí)現(xiàn)[A];中國(guó)空間科學(xué)學(xué)會(huì)空間探測(cè)專業(yè)委員會(huì)第十七次學(xué)術(shù)會(huì)議論文集[C];2004年
3 林敏;姜宏旭;李波;;基于雙DSP和FPGA的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)[A];全國(guó)第二屆嵌入式技術(shù)聯(lián)合學(xué)術(shù)會(huì)議論文集[C];2007年
4 趙愛君;;DDR SDRAM原理介紹及其MPC8548 DDR2控制器參數(shù)配置[A];2010中國(guó)儀器儀表學(xué)術(shù)、產(chǎn)業(yè)大會(huì)(論文集2)[C];2010年
5 黃進(jìn);;并行SCSI LVD接口的終端匹配技術(shù)[A];第16屆中國(guó)過程控制學(xué)術(shù)年會(huì)暨第4屆全國(guó)故障診斷與安全性學(xué)術(shù)會(huì)議論文集[C];2005年
6 張穎;李華偉;李曉維;胡瑜;;SOC總線串?dāng)_的精簡(jiǎn)MT測(cè)試集[A];第五屆中國(guó)測(cè)試學(xué)術(shù)會(huì)議論文集[C];2008年
7 魯翔;王巍;;基于FPGA的DDR2 SDRAM控制器的設(shè)計(jì)[A];全國(guó)第4屆信號(hào)和智能信息處理與應(yīng)用學(xué)術(shù)會(huì)議論文集[C];2010年
相關(guān)重要報(bào)紙文章 前10條
1 記者 王握文 特約通訊員 司宏偉;我軍武器裝備有了“中國(guó)芯”[N];解放軍報(bào);2010年
2 ;明年第二季度DDR3內(nèi)存“主宰”市場(chǎng)[N];電腦報(bào);2009年
3 遼寧 戰(zhàn)羽;DDR3內(nèi)存緣何“速滑”[N];電腦報(bào);2010年
4 King;DDR3內(nèi)存漲字當(dāng)頭[N];電腦報(bào);2011年
5 東海;華碩推新款DDR3主板P5Q3[N];電腦商報(bào);2008年
6 電腦報(bào) 劉穎;下半年,,DDR3成PC發(fā)展新拐點(diǎn)[N];電腦報(bào);2009年
7 胡蘇太;關(guān)鍵技術(shù)的現(xiàn)在和未來[N];計(jì)算機(jī)世界;2000年
8 記者 白瑞雪 喻菲 王玉山;“天河一號(hào)”讓我研發(fā)能力進(jìn)軍前兩強(qiáng)[N];新華每日電訊;2009年
9 大老客;“英超”爭(zhēng)相殺奔DDR3[N];電腦報(bào);2009年
10 王立波;本本好伴侶金士頓DDR3面市[N];大眾科技報(bào);2008年
相關(guān)博士學(xué)位論文 前4條
1 隋秀峰;高性能微處理器中自適應(yīng)高速緩存管理策略研究[D];中國(guó)科學(xué)技術(shù)大學(xué);2010年
2 成玉;高性能微處理器動(dòng)態(tài)容軟錯(cuò)誤設(shè)計(jì)關(guān)鍵技術(shù)研究[D];國(guó)防科學(xué)技術(shù)大學(xué);2012年
3 朱霞;線程級(jí)并行的硬件技術(shù)研究[D];西北工業(yè)大學(xué);2003年
4 唐軼軒;面向多線程應(yīng)用的Cache優(yōu)化策略及并行模擬研究[D];中國(guó)科學(xué)技術(shù)大學(xué);2012年
相關(guān)碩士學(xué)位論文 前10條
1 薛小菁;基于Pentium M的移動(dòng)計(jì)算結(jié)構(gòu)設(shè)計(jì)與信號(hào)完整性分析[D];上海師范大學(xué);2004年
2 李琳;基于ARM的平臺(tái)設(shè)計(jì)和系統(tǒng)移植[D];天津工業(yè)大學(xué);2006年
3 周欣;臺(tái)式電腦主板信號(hào)完整性(SI)檢測(cè)方法的設(shè)計(jì)及應(yīng)用[D];中國(guó)地質(zhì)大學(xué);2007年
4 楊功立;基于“龍芯”CPU的高性能安全服務(wù)器主板的設(shè)計(jì)與研究[D];哈爾濱工程大學(xué);2003年
5 黃河;基于TMS320C6201 DSP的信號(hào)處理平臺(tái)設(shè)計(jì)及實(shí)現(xiàn)[D];電子科技大學(xué);2003年
6 趙凱;簡(jiǎn)指令微處理器(RISC)的全流程設(shè)計(jì)[D];山東大學(xué);2005年
7 王洛欣;高速并行總線接口的信號(hào)完整性分析與設(shè)計(jì)[D];西北大學(xué);2006年
8 洪杰;模型編譯器及其在互連建模和信號(hào)完整性分析中的應(yīng)用[D];上海交通大學(xué);2007年
9 張蔥仔;對(duì)象存儲(chǔ)控制器的硬件設(shè)計(jì)與實(shí)現(xiàn)[D];華中科技大學(xué);2006年
10 羅昊;嵌入式信息終端硬件設(shè)計(jì)及低功耗和信號(hào)完整性研究[D];清華大學(xué);2006年
本文編號(hào):1853903
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1853903.html