基于RapidIO控制符產(chǎn)生單元設(shè)計(jì)與實(shí)現(xiàn)
本文選題:RapidIO + 控制符。 參考:《電子技術(shù)應(yīng)用》2015年11期
【摘要】:針對(duì)Rapid IO_2.2協(xié)議進(jìn)行開發(fā),設(shè)計(jì)并實(shí)現(xiàn)了該協(xié)議的控制符產(chǎn)生單元。本設(shè)計(jì)將控制符根據(jù)不同的功能字段拆分,采用流水線設(shè)計(jì)的方法將各個(gè)字段內(nèi)部分別流水產(chǎn)生,最終并行實(shí)現(xiàn)。仿真結(jié)果表明,本設(shè)計(jì)在Rapid IO_2.2規(guī)范下,可以實(shí)現(xiàn)正確快速產(chǎn)生控制符的功能,并且能夠連續(xù)產(chǎn)生不同的控制符。
[Abstract]:In view of the development of Rapid IO_2.2 protocol, the control symbol generating unit of the protocol is designed and implemented. This design will divide the control character according to the different functional fields and use the pipeline design method to produce the flow of each field separately and finally in parallel. The simulation results show that this design can be realized under the Rapid IO_2.2 specification. The function of control symbols can be generated quickly and correctly, and different control symbols can be generated continuously.
【作者單位】: 國(guó)家數(shù)字交換系統(tǒng)工程技術(shù)研究中心;珠海高凌有限公司;
【分類號(hào)】:TP368.1
【參考文獻(xiàn)】
相關(guān)期刊論文 前2條
1 吳峰鋒;賈嵩;王源;張大成;;一種低時(shí)延的串行RapidIO端點(diǎn)設(shè)計(jì)方案(英文)[J];北京大學(xué)學(xué)報(bào)(自然科學(xué)版);2013年04期
2 陳宏銘;李蕾;姚益武;張巍;程玉華;安輝耀;;基于AXI總線串行RapidIO端點(diǎn)控制器的FPGA實(shí)現(xiàn)[J];北京大學(xué)學(xué)報(bào)(自然科學(xué)版);2014年04期
相關(guān)碩士學(xué)位論文 前3條
1 楊卿;RapidIO高速互聯(lián)接口的設(shè)計(jì)研究與應(yīng)用[D];電子科技大學(xué);2009年
2 張強(qiáng);串行RapidIO互連系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D];南京理工大學(xué);2013年
3 陳程;串行RapidIO總線在存儲(chǔ)系統(tǒng)中的應(yīng)用研究[D];西安電子科技大學(xué);2013年
【共引文獻(xiàn)】
相關(guān)期刊論文 前2條
1 何玉紅;趙琨;;基于FPGA的RapidIO總線接口設(shè)計(jì)與實(shí)現(xiàn)技術(shù)[J];計(jì)算機(jī)與網(wǎng)絡(luò);2012年13期
2 饒坤;;基于DSP和FPGA的串行RapidIO系統(tǒng)性能測(cè)試與分析[J];信息與電子工程;2012年06期
相關(guān)碩士學(xué)位論文 前10條
1 黃彬;基于RapidIO互聯(lián)技術(shù)的基帶數(shù)據(jù)交換系統(tǒng)的研究[D];北京郵電大學(xué);2011年
2 王慧;基于FPGA的高速串行傳輸交換系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[D];南京理工大學(xué);2012年
3 張娟娟;RapidIO高速串行總線的研究與實(shí)現(xiàn)[D];湖南大學(xué);2011年
4 汪星宇;RapidIO技術(shù)在信號(hào)處理系統(tǒng)中的應(yīng)用與研究[D];南京理工大學(xué);2009年
5 吳強(qiáng);基于RapidIO系統(tǒng)互連協(xié)議的邏輯設(shè)計(jì)與驗(yàn)證[D];西南交通大學(xué);2009年
6 張亮;PCI Express協(xié)議的實(shí)現(xiàn)與驗(yàn)證[D];西安電子科技大學(xué);2012年
7 何嘉文;串行RapidIO協(xié)議的實(shí)現(xiàn)與驗(yàn)證[D];西安電子科技大學(xué);2012年
8 周虎;數(shù)字接收陣列DBF處理器的設(shè)計(jì)與實(shí)現(xiàn)[D];南京理工大學(xué);2013年
9 張立;高速數(shù)碼印花機(jī)數(shù)據(jù)處理與噴印控制系統(tǒng)FPGA設(shè)計(jì)[D];浙江大學(xué);2013年
10 陳穎彬;基于RapidIO接口的光纖通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)[D];陜西科技大學(xué);2013年
【二級(jí)參考文獻(xiàn)】
相關(guān)期刊論文 前10條
1 陳正捷;藺宏江;陳志昊;;國(guó)外軍用計(jì)算機(jī)數(shù)據(jù)交換技術(shù)的發(fā)展[J];兵工自動(dòng)化;2010年04期
2 李宥謀;;8B/10B編碼器的設(shè)計(jì)及實(shí)現(xiàn)[J];電訊技術(shù);2005年06期
3 紀(jì)斌;鄭志國(guó);;基于PowerPC的RapidIO高速串行通信設(shè)計(jì)與實(shí)現(xiàn)[J];電訊技術(shù);2011年03期
4 葉朝鋒;黃松嶺;徐云;童允;袁燕嶺;;基于SATA的嵌入式高速大容量數(shù)據(jù)存儲(chǔ)系統(tǒng)設(shè)計(jì)[J];電測(cè)與儀表;2008年02期
5 呂遵明;王彥剛;;基于串行RapidIO的通用數(shù)字信號(hào)處理模塊設(shè)計(jì)[J];信息化研究;2009年09期
6 朱堅(jiān);徐光輝;朱利利;;基于Serial RapidIO的高速實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)[J];電子質(zhì)量;2008年10期
7 Ron Warner;;第二代串行RapidIO和低成本、低功耗的FPGA[J];今日電子;2011年05期
8 李鍵;李鵬;張磊;;基于SoPC的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)[J];航空計(jì)算技術(shù);2008年02期
9 鄧豹;趙小冬;;基于串行RapidIO的嵌入式互連研究[J];航空計(jì)算技術(shù);2008年03期
10 鄧豹;任喜梅;;嵌入式數(shù)字信號(hào)并行處理技術(shù)研究[J];航空計(jì)算技術(shù);2012年03期
相關(guān)碩士學(xué)位論文 前10條
1 魯勝兵;B3G系統(tǒng)中高速串行接口的研究與實(shí)現(xiàn)[D];華中科技大學(xué);2005年
2 陳建寧;網(wǎng)絡(luò)中心戰(zhàn)指揮控制系統(tǒng)及其效能評(píng)估[D];國(guó)防科學(xué)技術(shù)大學(xué);2007年
3 牛彥茹;基于RAPIDIO架構(gòu)基站系統(tǒng)的設(shè)計(jì)仿真分析[D];西安電子科技大學(xué);2008年
4 王志剛;基于FPGA的高速數(shù)字化接收與處理技術(shù)[D];南京信息工程大學(xué);2009年
5 吳海燕;基于RapidIO總線的信號(hào)處理平臺(tái)設(shè)計(jì)[D];電子科技大學(xué);2009年
6 潘靈;基于RapidIO總線的進(jìn)程間通信系統(tǒng)的研究與實(shí)現(xiàn)[D];電子科技大學(xué);2009年
7 劉洋;SATAⅡ加解密接口芯片的物理層設(shè)計(jì)與系統(tǒng)調(diào)試[D];電子科技大學(xué);2009年
8 汪星宇;RapidIO技術(shù)在信號(hào)處理系統(tǒng)中的應(yīng)用與研究[D];南京理工大學(xué);2009年
9 吳昊;高速大容量固態(tài)存儲(chǔ)系統(tǒng)設(shè)計(jì)[D];西安電子科技大學(xué);2010年
10 黃宇浩;RapidIO高速互連接口PCS層的設(shè)計(jì)與驗(yàn)證[D];國(guó)防科學(xué)技術(shù)大學(xué);2010年
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 Robert Oshana;;嵌入式系統(tǒng)的序列RapidIO架構(gòu)[J];電子與電腦;2007年11期
2 Tom Cox;;以太網(wǎng)與RapidIO的對(duì)比[J];電子設(shè)計(jì)應(yīng)用;2007年06期
3 章樂;李雅靜;倪明;柴小雨;;一種基于RapidIO接口的嵌入式系統(tǒng)[J];計(jì)算機(jī)工程;2008年S1期
4 鄧豹;趙小冬;;基于串行RapidIO的嵌入式互連研究[J];航空計(jì)算技術(shù);2008年03期
5 劉明雷;陳磊;沈文楓;徐煒民;鄭衍衡;;基于RapidIO的單邊通信接口的設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)應(yīng)用與軟件;2009年05期
6 梁基;金亨科;徐煒民;鄭衍衡;沈文楓;;基于RapidIO的高性能通信接口的設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)應(yīng)用與軟件;2009年07期
7 趙博龍;趙云忠;孔德岐;;RapidIO互連技術(shù)研究及其模型驗(yàn)證[J];航空計(jì)算技術(shù);2009年04期
8 黃先春;黃登山;駱艷卜;;RapidIO鏈的設(shè)計(jì)方案和應(yīng)用[J];計(jì)算機(jī)工程與應(yīng)用;2009年32期
9 孫燈亮;;RapidIO測(cè)試思路和方法[J];電子質(zhì)量;2009年11期
10 姚鋼;;全新Serial RapidIO Gen2交換器提升嵌入式互連性能[J];電子設(shè)計(jì)技術(shù);2010年10期
相關(guān)會(huì)議論文 前5條
1 萬留進(jìn);宿紹瑩;陳曾平;;串行RapidIO互連技術(shù)研究與實(shí)現(xiàn)[A];全國(guó)第二屆信號(hào)處理與應(yīng)用學(xué)術(shù)會(huì)議?痆C];2008年
2 劉芳;于禮華;李方偉;李強(qiáng);;基于FPGA的RapidIO總線技術(shù)研究與實(shí)現(xiàn)[A];第二十七屆中國(guó)(天津)2013IT、網(wǎng)絡(luò)、信息技術(shù)、電子、儀器儀表創(chuàng)新學(xué)術(shù)會(huì)議論文集[C];2013年
3 陳小波;胡封林;陳吉華;;一種應(yīng)用于串行RapidIO的8B10B編解碼器的設(shè)計(jì)[A];第十五屆計(jì)算機(jī)工程與工藝年會(huì)暨第一屆微處理器技術(shù)論壇論文集(A輯)[C];2011年
4 胡善清;龍騰;;基于cPCI平臺(tái)的串行RapidIO網(wǎng)絡(luò)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[A];第三屆全國(guó)嵌入式技術(shù)和信息處理聯(lián)合學(xué)術(shù)會(huì)議論文集[C];2009年
5 李曉歡;胡封林;劉仲;亓磊;;一種高速串行RapidIO時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)[A];第十六屆計(jì)算機(jī)工程與工藝年會(huì)暨第二屆微處理器技術(shù)論壇論文集[C];2012年
相關(guān)重要報(bào)紙文章 前7條
1 ;RapidIO網(wǎng)絡(luò)的互連技術(shù)[N];科技日?qǐng)?bào);2000年
2 ;IDT推出針對(duì)嵌入式市場(chǎng)的串行RapidIO[N];電子資訊時(shí)報(bào);2007年
3 李明琪;水乳交融的格斗[N];計(jì)算機(jī)世界;2002年
4 廣東 邱曉光;未來的高速總線:3GIO[N];電腦報(bào);2001年
5 ;PCI集團(tuán)向通信OEM推廣Express[N];計(jì)算機(jī)世界;2003年
6 ;能提高信號(hào)完整性[N];中國(guó)計(jì)算機(jī)報(bào);2006年
7 記者 王翌;網(wǎng)絡(luò)芯片強(qiáng)調(diào)“智能”[N];計(jì)算機(jī)世界;2004年
相關(guān)碩士學(xué)位論文 前10條
1 劉倩茹;基于RapidIO的高速傳輸接口的研究與設(shè)計(jì)[D];華北電力大學(xué);2012年
2 楊卿;RapidIO高速互聯(lián)接口的設(shè)計(jì)研究與應(yīng)用[D];電子科技大學(xué);2009年
3 張娟娟;RapidIO高速串行總線的研究與實(shí)現(xiàn)[D];湖南大學(xué);2011年
4 孫亮;基于RapidIO的高性能嵌入式實(shí)時(shí)處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)[D];西南交通大學(xué);2012年
5 郭海英;RapidIO IP核的軟硬件協(xié)同設(shè)計(jì)與驗(yàn)證方法研究[D];西安石油大學(xué);2011年
6 張松嶺;10GE-RapidIO網(wǎng)關(guān)的設(shè)計(jì)與實(shí)現(xiàn)[D];中國(guó)艦船研究院;2012年
7 何嘉文;串行RapidIO協(xié)議的實(shí)現(xiàn)與驗(yàn)證[D];西安電子科技大學(xué);2012年
8 王歡;機(jī)載航空電子系統(tǒng)中RapidIO技術(shù)的應(yīng)用研究[D];西北大學(xué);2014年
9 李建平;YHFT-QBASE RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn)[D];國(guó)防科學(xué)技術(shù)大學(xué);2011年
10 劉海棟;基于RapidIO協(xié)議包交換芯片的實(shí)現(xiàn)[D];西安電子科技大學(xué);2012年
,本文編號(hào):1804826
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1804826.html