基于雙核處理器(OMAP3530)的嵌入式開發(fā)平臺研究與實現(xiàn)
本文關(guān)鍵詞: 嵌入式系統(tǒng) OMAP3530雙核處理器 Windows Embedded Compact7 BSP移植 出處:《北京工業(yè)大學(xué)》2012年碩士論文 論文類型:學(xué)位論文
【摘要】:目前,微處理器的設(shè)計方法隨著集成電路工藝技術(shù)的高速發(fā)展,又迎來了新的挑戰(zhàn);由于嵌入式系統(tǒng)應(yīng)用范圍日趨復(fù)雜化和多元化,嵌入式微處理器在性能、功耗、成本等指標(biāo)方面也面臨著更高的要求。因此研究多核處理器技術(shù)對減輕單核處理器所面臨的種種壓力具有重要的意義。 從處理器核結(jié)構(gòu)的角度考慮,多核處理器一般劃分為同構(gòu)多核處理器和異構(gòu)多核處理器。對于前者,每個處理器核體系結(jié)構(gòu)都是一致的。而后者則存在多個不同體系結(jié)構(gòu)的處理器核。同構(gòu)多核處理器在嵌入式領(lǐng)域往往針對特征單一的任務(wù)使用;而異構(gòu)多核處理器則可將不同類型的任務(wù)分配到不同類型的處理器核上并行處理?紤]到嵌入式技術(shù)的應(yīng)用范圍,異構(gòu)多核架構(gòu)將成為今后嵌入式微處理器的主流架構(gòu)。 因此,本文的研究目標(biāo)就是充分利用處理器芯片的資源,設(shè)計并實現(xiàn)一種基于異構(gòu)多核架構(gòu)的嵌入式開發(fā)平臺。該平臺不僅可以用于嵌入式應(yīng)用項目的開發(fā),而且也可以根據(jù)新技術(shù)的發(fā)展引入到嵌入式系統(tǒng)的實驗教學(xué)中去,豐富嵌入式開發(fā)平臺的應(yīng)用范圍。 本文的研究內(nèi)容由軟硬件兩部分構(gòu)成。硬件部分主要是嵌入式開發(fā)平臺的處理器核心板以及底板的設(shè)計與實現(xiàn),研究內(nèi)容包括核心板的需求分析、核心器件選型分析、主要功能模塊的設(shè)計、嵌入式開發(fā)平臺PCB設(shè)計以及信號完整性仿真等內(nèi)容。軟件部分是完成Windows Embedded Compact7系統(tǒng)下的板支持包(BSP)移植與開發(fā),,同時在VS2008下實現(xiàn)相關(guān)應(yīng)用程序以驗證平臺功能。
[Abstract]:At present, with the rapid development of integrated circuit technology, the design method of microprocessor is facing new challenges. Therefore, the study of multi-core processor technology is of great significance in alleviating the pressure on single-core processors. From the point of view of processor core architecture, multicore processors are generally divided into isomorphic multicore processors and heterogeneous multicore processors. Each processor core architecture is consistent, while the latter has multiple processor cores with different architectures. Heterogeneous multicore processors can assign different types of tasks to parallel processing on different types of processor cores. Considering the application scope of embedded technology heterogeneous multicore architectures will become the mainstream architecture of embedded microprocessors in the future. Therefore, the research goal of this paper is to make full use of the resources of processor chips to design and implement an embedded development platform based on heterogeneous multi-core architecture, which can not only be used in the development of embedded application projects. Moreover, it can be introduced into the experiment teaching of embedded system according to the development of new technology, which enriches the application of embedded development platform. The research content of this paper is composed of two parts: software and hardware. The hardware part is the design and implementation of the processor core board and the bottom board of the embedded development platform. The research content includes the core board requirement analysis, the core device selection analysis, the design and implementation of the core board. The design of the main function module, the design of the embedded development platform PCB and the signal integrity simulation, etc. The software part is to complete the transplantation and development of the board support package under the Windows Embedded Compact7 system. At the same time, the implementation of related applications in VS2008 to verify the platform function.
【學(xué)位授予單位】:北京工業(yè)大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2012
【分類號】:TP368.1
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 ;英特爾公司推出新一代Pentium Pro處理器[J];中國電子商情;1996年02期
2 ;Altera宣布為Nios Ⅱ處理器系統(tǒng)提供新的C語言至硬件加速工具[J];電子與電腦;2006年05期
3 ;汽車用GPS導(dǎo)航系統(tǒng)解決方案[J];世界電子元器件;2006年09期
4 徐鳳英;;Quad FX反戈一擊[J];新電腦;2007年02期
5 ;MCU應(yīng)用新世界:Cortex-M1微控制器和FPGA[J];世界電子元器件;2008年05期
6 岳陽;;領(lǐng)略英特爾“超線程”技術(shù)[J];電腦采購周刊;2002年46期
7 付漢杰;;利用NIOS Ⅱ處理器構(gòu)建節(jié)省成本的嵌入式系統(tǒng)[J];今日電子;2007年05期
8 ;要聞速遞[J];電腦采購周刊;2001年34期
9 劉磊;;對片上多核系統(tǒng)的系統(tǒng)結(jié)構(gòu)的研究[J];電腦知識與技術(shù);2008年29期
10 張越;;圖形工作站 升級雙核 Dell Precision 670[J];個人電腦;2006年02期
相關(guān)會議論文 前10條
1 單書暢;胡瑜;李曉維;;多核處理器的核級冗余容錯技術(shù)[A];第六屆中國測試學(xué)術(shù)會議論文集[C];2010年
2 張曉輝;程歸鵬;從明;;龍芯處理器上的TLB性能優(yōu)化技術(shù)[A];2010年第16屆全國信息存儲技術(shù)大會(IST2010)論文集[C];2010年
3 祁舒U
本文編號:1554549
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1554549.html