一種基于LVDS高速傳輸?shù)慕涌趦?yōu)化設計
發(fā)布時間:2018-02-20 21:20
本文關鍵詞: LVDS 高速傳輸 驅(qū)動器 均衡器 丟數(shù) 出處:《電測與儀表》2016年20期 論文類型:期刊論文
【摘要】:針對目前LVDS(Low Voltage Differential Signal)在高速傳輸過程中容易出現(xiàn)的誤碼和丟數(shù)現(xiàn)象,分別從硬件和邏輯兩方面對傳輸接口進行了優(yōu)化設計。硬件方面,在發(fā)送端增加高速驅(qū)動器,驅(qū)動雙絞線電纜,同時在接收端采用均衡器,補償信號在長距離傳輸過程中出現(xiàn)的衰減;邏輯方面,通過增加標志位避免失鎖,減少數(shù)據(jù)發(fā)生誤碼和丟數(shù)問題。優(yōu)化后的LVDS接口,相比于RS-232和RS-485接口,具有更高的通信速率,同時達到更遠的通信距離,該接口設計簡易,低功耗,性能穩(wěn)定,無誤碼和丟數(shù)現(xiàn)象,經(jīng)測試,優(yōu)化后的LVDS接口,能以120 Mbps的通信速率實現(xiàn)48 m雙絞長線穩(wěn)定可靠傳輸。
[Abstract]:In view of the error rate and loss of number in the high speed transmission process of LVDS(Low Voltage Differential signal, this paper optimizes the design of transmission interface from two aspects of hardware and logic. In hardware, high speed driver is added to the transmitter. Driving twisted-pair cable, at the same time using equalizer at the receiving end to compensate for the attenuation of the signal during the long distance transmission. Compared with RS-232 and RS-485 interface, the optimized LVDS interface has higher communication rate and longer communication distance. The interface is easy to design, low power consumption and stable performance. After testing, the optimized LVDS interface can realize stable and reliable transmission of 48m twisted-stranded wire at a communication rate of 120 Mbps.
【作者單位】: 中北大學儀器科學與動態(tài)測試教育部重點實驗室;
【基金】:國家自然科學基金資助項目(51225504)
【分類號】:TP334.7
【相似文獻】
相關期刊論文 前6條
1 唐勛;趙剡;;LVDS遠程高速紅外圖像采集卡設計[J];電子測量技術;2009年08期
2 李濤,韋力,楊波;LVDS及四總線LVDS驅(qū)動器MAX9129[J];現(xiàn)代電子技術;2002年01期
3 ;美國國家半導體推出全球首款適用于超高溫接口的LVDS串行/解串器芯片組[J];電子與電腦;2005年03期
4 湯艷飛;文敏華;;LVDS串行傳輸總線的一種應用[J];航空計算技術;2012年03期
5 宋娟;吳榮斌;張剛;;FPGA構造單向串行LVDS接口RAM存儲器[J];電視技術;2014年09期
6 ;[J];;年期
,本文編號:1520051
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1520051.html
最近更新
教材專著