高速大容量存儲系統(tǒng)關(guān)鍵技術(shù)研究與實現(xiàn)
本文關(guān)鍵詞:高速大容量存儲系統(tǒng)關(guān)鍵技術(shù)研究與實現(xiàn) 出處:《西安電子科技大學》2013年碩士論文 論文類型:學位論文
更多相關(guān)文章: 高速大容量 SATA RS編譯碼 伽羅華域 FPGA
【摘要】:隨著信息技術(shù)的高速發(fā)展,容量大、存取速率高、安全可靠的數(shù)據(jù)存儲器的研制越來越具有現(xiàn)實應(yīng)用價值。本課題的研究可以解決高速數(shù)據(jù)存儲中的關(guān)鍵技術(shù),為觀測載荷提供標準、高效、安全的數(shù)據(jù)存儲。 論文以研究星載高速大容量數(shù)據(jù)存儲器中的數(shù)據(jù)傳輸和存儲可靠性為目的,根據(jù)實際需求,研究并改進了存儲器中的關(guān)鍵技術(shù)。論文首先介紹了課題的研究背景、意義以及關(guān)鍵技術(shù)的研究現(xiàn)狀。隨后分析比較關(guān)鍵技術(shù)中每種方案的優(yōu)點和不足,并根據(jù)實際需求,選出并改進了一種能夠?qū)崿F(xiàn)高速總線接口標準和數(shù)據(jù)存儲糾檢錯技術(shù)的方案,最后在Xilinx公司的FPGA上進行實現(xiàn)和驗證。 同之前的設(shè)計相比,論文的創(chuàng)新點主要體現(xiàn)在以下幾個方面:參考最新的SATA協(xié)議—SATA3.0作為高速總線接口標準;在實現(xiàn)SATA總線接口的物理層中未使用FPGA內(nèi)部集成的高速串行收發(fā)器,而是采用TI公司的TLK2711高速收發(fā)器,增加了帶寬,同時增強了設(shè)計的可移植性;在存儲模塊,增加更加有效的糾檢錯技術(shù)—RS(255,239)編譯碼。 存儲系統(tǒng)的主控模塊用單片F(xiàn)PGA實現(xiàn)控制邏輯,每個存儲板上也用單片F(xiàn)PGA進行設(shè)計。方案采用模塊化的設(shè)計思想,具有可移植、易擴展的特點,,程序運行穩(wěn)定、功能基本實現(xiàn)。
[Abstract]:With the rapid development of information technology , large capacity , high access speed , reliable and reliable data storage , the research can solve the key technology in high - speed data storage and provide standard , efficient and secure data storage for observation load . In order to study the data transmission and storage reliability of the high - speed large - capacity data storage , the paper introduces the research background , significance and the research status of the key technology , and then analyzes the advantages and disadvantages of each scheme in the key technology . According to the actual demand , the paper selects and improves a scheme which can realize the high - speed bus interface standard and the data storage and error detection technology , and finally realizes and verifies the FPGA of the company . Compared with the previous design , the innovation point of the thesis is mainly embodied in the following aspects : referring to the latest SATA protocol - SATA3.0 as the high - speed bus interface standard , using the high - speed serial transceiver integrated with the FPGA in the physical layer of the SATA bus interface , but using the TLK2711 high - speed transceiver of TI company , increasing the bandwidth , and enhancing the portability of the design . In the storage module , the more efficient error detection technology - RS ( 255,239 ) coding code is added . The main control module of the storage system realizes the control logic by a single chip FPGA , and is also designed by a single chip FPGA on each storage board . The scheme adopts the modularized design idea , has the characteristics of portability and easy expansion , and the program is stable and the function is basically realized .
【學位授予單位】:西安電子科技大學
【學位級別】:碩士
【學位授予年份】:2013
【分類號】:TP333
【參考文獻】
相關(guān)期刊論文 前2條
1 張達;徐抒巖;;高速CCD圖像數(shù)據(jù)光纖傳輸系統(tǒng)[J];光學精密工程;2009年03期
2 陳杰;張偉;張順生;;SATA2.0控制器的設(shè)計與實現(xiàn)[J];計算機應(yīng)用;2011年S1期
相關(guān)博士學位論文 前1條
1 朱巖;基于閃存的星載高速大容量存儲技術(shù)的研究[D];中國科學院研究生院(空間科學與應(yīng)用研究中心);2006年
相關(guān)碩士學位論文 前10條
1 王鋒;Rs譯碼器算法研究與實現(xiàn)[D];蘇州大學;2010年
2 王冬梅;DVB系統(tǒng)中RS編/解碼器的FPGA實現(xiàn)[D];電子科技大學;2003年
3 鄧廣來;DVD伺服芯片中Reed-Solomon碼解碼器的研究與FPGA實現(xiàn)[D];大連海事大學;2005年
4 萬力銘;RS譯碼器的研究與實現(xiàn)[D];長春理工大學;2008年
5 唐純杰;SATA協(xié)議分析及其FPGA實現(xiàn)[D];湖南大學;2009年
6 鄭先翔;基于FPGA的SATA2.0加密橋控制器的設(shè)計與研究[D];電子科技大學;2009年
7 龍羽;SATA2.0硬盤加解密接口芯片數(shù)據(jù)通路的設(shè)計與FPGA實現(xiàn)[D];電子科技大學;2009年
8 孔德超;數(shù)字電視系統(tǒng)中改進算法的RS編譯碼器設(shè)計及其FPGA實現(xiàn)[D];山東大學;2009年
9 李華;高速大容量圖像存儲系統(tǒng)設(shè)計[D];西安電子科技大學;2009年
10 鄂艷輝;基于ALOHA的RFID系統(tǒng)防碰撞算法研究[D];天津大學;2009年
本文編號:1397103
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1397103.html