一種基于FPGA的雙核FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
本文關(guān)鍵詞:一種基于FPGA的雙核FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
【摘要】:數(shù)字信號(hào)的處理中濾波、相關(guān)、卷積、譜估計(jì)等,很多算法都能夠轉(zhuǎn)換成離散傅里葉變換來(lái)實(shí)現(xiàn),而快速傅里葉變換是DFT的快速算法,它既可以對(duì)DFT的正變換進(jìn)行計(jì)算,也可以對(duì)DFT的逆變換進(jìn)行計(jì)算,具有廣泛的應(yīng)用。 現(xiàn)場(chǎng)可編程門陣列是Xilinx公司于1985年推出的一種新型高密度的可以由用戶來(lái)編程實(shí)現(xiàn)所要達(dá)到的邏輯功能的可編程邏輯器件,同時(shí)具有速度快、可配置性強(qiáng)、功耗低、密度高、資源豐富、設(shè)計(jì)周期短、成本低廉、易于實(shí)現(xiàn)流水或并行結(jié)構(gòu)等特點(diǎn)。 雖然隨著處理器處理速度的不斷提高,FFT的處理速度也比過(guò)去有所提高,但在基于FPGA的FFT處理器的設(shè)計(jì)方面,仍是單核占主導(dǎo)地位。本設(shè)計(jì)主要是針對(duì)單核FFT處理器所在多核時(shí)代面臨的處境,對(duì)其進(jìn)行基于FPGA技術(shù)的并行化改造,系統(tǒng)運(yùn)用Verilog HDL語(yǔ)言,在Quartus II8.0開(kāi)發(fā)平臺(tái)中進(jìn)行布局布線并進(jìn)行仿真測(cè)試,最終實(shí)現(xiàn)了一種基于FPGA的雙核FFT處理器。 論文詳細(xì)介紹了設(shè)計(jì)一個(gè)完整雙核FFT處理器的過(guò)程,并根據(jù)多核并行的原理調(diào)整了時(shí)鐘系統(tǒng)、地址發(fā)生器、輻角發(fā)生器等多個(gè)核心模塊,使得此雙核FFT系統(tǒng)正常工作,達(dá)到了設(shè)計(jì)目標(biāo)。該雙核FFT系統(tǒng)的工作效率高,可配置性強(qiáng),實(shí)時(shí)性好,資源占用少,具有一定的理論和實(shí)踐意義。
【學(xué)位授予單位】:云南大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2014
【分類號(hào)】:TP332
【參考文獻(xiàn)】
中國(guó)期刊全文數(shù)據(jù)庫(kù) 前10條
1 李偉;孫進(jìn)平;王俊;李少洪;;一種基于FPGA的超高速32k點(diǎn)FFT處理器[J];北京航空航天大學(xué)學(xué)報(bào);2007年12期
2 王林泉,皮亦鳴,陳曉寧,肖欣;基于FPGA的超高速FFT硬件實(shí)現(xiàn)[J];電子科技大學(xué)學(xué)報(bào);2005年02期
3 汪金愛(ài) ,劉達(dá);EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用[J];今日電子;2004年12期
4 趙敏玲;葛立敏;李文輝;;基于FPGA的塊浮點(diǎn)FFT的實(shí)現(xiàn)[J];蘭州理工大學(xué)學(xué)報(bào);2009年04期
5 楊興;謝志遠(yuǎn);戎麗;;基于FPGA的FFT處理器設(shè)計(jì)[J];國(guó)外電子元器件;2008年05期
6 范進(jìn);金聲震;孫才紅;;超高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)[J];光學(xué)精密工程;2009年09期
7 謝應(yīng)科,付博;數(shù)據(jù)全并行FFT處理器的設(shè)計(jì)[J];計(jì)算機(jī)研究與發(fā)展;2004年06期
8 楊川;楊斌;;基于TBB的傅里葉變換多核并行化實(shí)現(xiàn)[J];計(jì)算機(jī)工程;2010年16期
9 鮑慶龍;劉平;;基于FPGA的高速FFT算法實(shí)現(xiàn)[J];微處理機(jī);2007年02期
10 楊軍;郭躍東;蔣慕蓉;;基于FPGA的FFT處理器研究與設(shè)計(jì)[J];計(jì)算機(jī)技術(shù)與發(fā)展;2009年09期
,本文編號(hào):1208829
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1208829.html