基于時間交替采樣技術(shù)的高速高精度ADC系統(tǒng)
發(fā)布時間:2017-08-16 21:23
本文關(guān)鍵詞:基于時間交替采樣技術(shù)的高速高精度ADC系統(tǒng)
更多相關(guān)文章: 時間交替采樣 通道失配誤差 誤差矯正 高速采樣
【摘要】:介紹了一種基于時間交替采樣結(jié)構(gòu)的高速ADC系統(tǒng),整個系統(tǒng)采用全數(shù)字方式實現(xiàn)時間交替采樣技術(shù),結(jié)構(gòu)靈活多變。使用2片ADC芯片及外圍電路、FPGA作為邏輯控制和數(shù)據(jù)接收緩存,來搭建時間交替ADC系統(tǒng)的硬件電路。其最高采樣率可達400 Msample/s,采樣精度為12 bit。通過分析時間交替ADC系統(tǒng)的原理及其通道誤差特性,利用Matlab分析通道失配誤差來源,對采集到的數(shù)據(jù)進行誤差估計和校正。
【作者單位】: 中北大學電子測試技術(shù)重點實驗室;
【關(guān)鍵詞】: 時間交替采樣 通道失配誤差 誤差矯正 高速采樣
【分類號】:TN792
【正文快照】: 隨著現(xiàn)代通信技術(shù)的發(fā)展,為了實現(xiàn)數(shù)據(jù)的高速率、大容量的傳輸,對數(shù)據(jù)采集系統(tǒng)的速度和精度提出了越來越高的要求[1]。特別是隨著軟件無線電概念的提出和超寬帶通信系統(tǒng)的發(fā)展,不但要求數(shù)據(jù)采集系統(tǒng)有很高的采樣率,還要有很高的分辨率。由于采樣率和分辨率是一對矛盾,單片ADC,
本文編號:685595
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/685595.html
最近更新
教材專著