10Gb/s低功耗時鐘數(shù)據(jù)恢復(fù)電路設(shè)計
發(fā)布時間:2023-03-04 17:21
數(shù)據(jù)時鐘恢復(fù)電路是通信芯片中組成模塊之一,主要應(yīng)用于光纖和金屬為傳導(dǎo)介質(zhì)的通訊之中。一般系統(tǒng)由發(fā)送端、信號傳播通道和接受模塊構(gòu)成。接收模塊收到的信號是串行數(shù)據(jù)流。為了滿足高速傳輸要求,通信系統(tǒng)一般要求時鐘信息包含在數(shù)據(jù)流中。將周期信息從收到的信號中提出來,然后使用提出的周期時鐘信號對接受信號進行重新采值,這個信息處理的過程稱為時鐘恢復(fù)和數(shù)據(jù)恢復(fù),處理信息的設(shè)計就是時鐘數(shù)據(jù)恢復(fù)電路設(shè)計。該設(shè)計所達到的極限工作速度制約著通信系統(tǒng)的最高的傳導(dǎo)速度值。本文通過對時鐘數(shù)據(jù)恢復(fù)電路的技術(shù)進行研究,采用低功耗的設(shè)計原理實現(xiàn)了一款速度為1OGb/s的高速低功耗CDR電路設(shè)計。首先分析了典型的相關(guān)電路結(jié)構(gòu),著重分析研究了基于二類鎖相環(huán)的時鐘數(shù)據(jù)恢復(fù)電路結(jié)構(gòu)。采用典型的系統(tǒng)分析,建立了電路設(shè)計完善的理論模型同時獲得了電路設(shè)計的關(guān)鍵參數(shù)之間的聯(lián)系。經(jīng)過對比國內(nèi)外的相關(guān)設(shè)計指標(biāo)最終完成了電路的原理設(shè)計。通過建立MATLAB模型得到電路帶寬為17MHz系統(tǒng)穩(wěn)定。其次利用電荷控制技術(shù)和半速率技術(shù)實現(xiàn)了電路中鑒相器的設(shè)計。半速率電荷控制鑒相器有著低功耗高速度和易集成等優(yōu)點,對比典型的二進制鑒相器設(shè)計該設(shè)計可以減少一...
【文章頁數(shù)】:88 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
符號對照表
縮略語對照表
第一章 緒論
1.1 課題研究與研究背景
1.2 CDR研究現(xiàn)狀及趨勢
1.3 本文主要研究內(nèi)容
1.4 論文組織結(jié)構(gòu)
第二章 時鐘數(shù)據(jù)恢復(fù)電路的理論基礎(chǔ)
2.1 功能及原理
2.2 指標(biāo)
2.2.1 時鐘抖動
2.2.2 抖動傳輸
2.2.3 抖動容限
2.2.4 抖動產(chǎn)生
2.3 基本結(jié)構(gòu)
2.3.1 基于二類鎖相環(huán)的CDR電路
2.3.2 基于延時相位鎖定的CDR電路
2.3.3 基于相位插值/相位選擇的CDR電路
2.4 本章小結(jié)
第三章 時鐘數(shù)據(jù)恢復(fù)電路設(shè)計
3.1 整體設(shè)計
3.2 各模塊設(shè)計
3.2.1 鑒相器模塊設(shè)計
3.2.2 電壓電流轉(zhuǎn)換電路設(shè)計
3.2.3 壓控振蕩器電路設(shè)計
3.2.4 串并轉(zhuǎn)換電路設(shè)計
第四章 電路版圖設(shè)計
4.1 電路各模塊版圖設(shè)計
4.2 鑒相器設(shè)計
4.3 VI轉(zhuǎn)換
4.4 VCO+VCO緩沖器
4.5 串并轉(zhuǎn)換
4.6 CDR環(huán)路
第五章 時鐘數(shù)據(jù)恢復(fù)電路仿真
5.1 隨機噪聲仿真
5.2 TT corner/0.9V/65°
5.3 SS corner/0.855V/125°
5.4 FF corner/0.945V/-40°
第六章 總結(jié)與展望
參考文獻
致謝
作者簡介
本文編號:3754682
【文章頁數(shù)】:88 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
符號對照表
縮略語對照表
第一章 緒論
1.1 課題研究與研究背景
1.2 CDR研究現(xiàn)狀及趨勢
1.3 本文主要研究內(nèi)容
1.4 論文組織結(jié)構(gòu)
第二章 時鐘數(shù)據(jù)恢復(fù)電路的理論基礎(chǔ)
2.1 功能及原理
2.2 指標(biāo)
2.2.1 時鐘抖動
2.2.2 抖動傳輸
2.2.3 抖動容限
2.2.4 抖動產(chǎn)生
2.3 基本結(jié)構(gòu)
2.3.1 基于二類鎖相環(huán)的CDR電路
2.3.2 基于延時相位鎖定的CDR電路
2.3.3 基于相位插值/相位選擇的CDR電路
2.4 本章小結(jié)
第三章 時鐘數(shù)據(jù)恢復(fù)電路設(shè)計
3.1 整體設(shè)計
3.2 各模塊設(shè)計
3.2.1 鑒相器模塊設(shè)計
3.2.2 電壓電流轉(zhuǎn)換電路設(shè)計
3.2.3 壓控振蕩器電路設(shè)計
3.2.4 串并轉(zhuǎn)換電路設(shè)計
第四章 電路版圖設(shè)計
4.1 電路各模塊版圖設(shè)計
4.2 鑒相器設(shè)計
4.3 VI轉(zhuǎn)換
4.4 VCO+VCO緩沖器
4.5 串并轉(zhuǎn)換
4.6 CDR環(huán)路
第五章 時鐘數(shù)據(jù)恢復(fù)電路仿真
5.1 隨機噪聲仿真
5.2 TT corner/0.9V/65°
5.3 SS corner/0.855V/125°
5.4 FF corner/0.945V/-40°
第六章 總結(jié)與展望
參考文獻
致謝
作者簡介
本文編號:3754682
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3754682.html
最近更新
教材專著