5.8G ETC系統(tǒng)中小數(shù)分頻器的研究
發(fā)布時間:2021-03-19 10:52
為了緩解交通擁堵,現(xiàn)在越來越多的城市在收費處采用電子不停車收費系統(tǒng)(Electronic Toll Collection,簡稱ETC)。本文以5.8GHz ETC為背景,對鎖相環(huán)中小數(shù)分頻器進行相應(yīng)的分析和設(shè)計。在ETC等無線通訊系統(tǒng)中,頻率綜合器起到獨一無二的作用。它是無線收發(fā)機中射頻芯片的核心模塊,可以為整個電路系統(tǒng)提供一個穩(wěn)定的、高精度的、可編程和低噪聲的本振信號。而sigma delta小數(shù)型頻率綜合器又因具有低相位噪聲、最小頻率步長不僅僅是參考頻率的整數(shù)倍、高分辨率和快速切換頻率等優(yōu)點引起廣泛的關(guān)注,而這些優(yōu)點又主要得益于小數(shù)分頻器。因為小數(shù)分頻器是整個頻率綜合器中從高頻過渡到低頻的“橋梁”,VCO輸出的高頻信號經(jīng)過小數(shù)分頻器之后變?yōu)榈皖l信號,該信號作為鑒頻鑒相器的一個輸入信號與參考頻率進行比較。同時,小數(shù)分頻器也是整個電路能夠在高頻環(huán)境下工作且功耗較低的關(guān)鍵和前提。所以研究和設(shè)計一個高質(zhì)量的小數(shù)分頻器是十分必要的。但是隨著小數(shù)分頻器的深入研究,研究者們發(fā)現(xiàn),小數(shù)分頻器不是十全十美的,小數(shù)雜散就是其不可忽略的缺點。由于小數(shù)雜散距離中心頻率很近,所以想要通過濾波器將其濾除是很難...
【文章來源】:天津理工大學(xué)天津市
【文章頁數(shù)】:64 頁
【學(xué)位級別】:碩士
【部分圖文】:
簡化2/3分頻器的仿真波形
的經(jīng)典九管結(jié)構(gòu),原電路中是兩個 mos 管相接作為數(shù)據(jù)輸入端的,入端拆開,分為兩個數(shù)據(jù)的輸入端,如圖 3-7(a)所示,這樣就可到的優(yōu)化要求。圖 3-7(a)就是本論文提出改進的 TSPC 電路。該入端:時鐘 clk 輸入端,兩個數(shù)據(jù)輸入端口 D1 和 D2。圖 3-7(b)真波形圖,通過波形可以驗證,輸出端口 Q 輸出的是 D1 和 D2 相足設(shè)計要求。利用改進的 TSPC 鎖存器可以將圖 3-5 進一步優(yōu)化成。從仿真波形圖 3-8(b)中可以看出創(chuàng)新型的 2/3 分頻器的功能跟相同。圖 3-7(a) 改進型 TSPC 圖 3-8 (a) 改進型 2/3 分頻器VDDVSSLKD1D2QQND1D2CLKQQNDFF_TSPCDFF_TSPCA BYFOFIMOPMIQD1D2QNCLK
圖 3-8(b)改進型 2/3 分頻器的仿真波形2.3 兩種 2/3 分頻器的比較為了更加直觀的說明本論文提出的改進型 2/3 分頻器性能的提升,下面工作頻率、高低電頻轉(zhuǎn)換延遲和功耗三個方面做出說明。首先是最高工作頻率。通過仿真發(fā)現(xiàn),采用 2 輸入 TSPC 的傳統(tǒng)結(jié)構(gòu)的器的最高工作頻率為 10GHz,而本論文提出的三輸入的 TSPC 構(gòu)成的 2的最高工作頻率可以達(dá)到 15GHz。高低電平的轉(zhuǎn)換延遲,指的是從 0V1.2V 所需要的時間。圖 3-9 就是兩者的比較波形圖。圖 3-10 是兩者功耗形圖。
【參考文獻(xiàn)】:
期刊論文
[1]Design of a low power GPS receiver in 0.18 μm CMOS technology with a ΣΔ fractional-N synthesizer[J]. Di LI 1 , Yin-tang YANG 1 , Jiang-an WANG 1,2 , Bing LI 1 , Qiang LONG 1,2 , Jary WEI 2 , Nai-di WANG 2 , Lei WANG 2 , Qian-kun LIU 2 , Da-long ZHANG 2(1 School of Microelectronics, Xidian University, Xi’an 710071, China)(2 Huaxun Microelectronics Corporation, Xi’an 710075, China). Journal of Zhejiang University-Science C(Computer & Electronics). 2010(06)
[2]基于累加器結(jié)構(gòu)的Delta-Sigma調(diào)制器的噪聲分析[J]. 李仲秋. 電子工程師. 2008(06)
碩士論文
[1]基于鎖相環(huán)的頻率綜合器設(shè)計[D]. 高飛.華東師范大學(xué) 2018
[2]基于小數(shù)N分頻的電荷泵鎖相環(huán)研究與設(shè)計[D]. 林鑫.深圳大學(xué) 2017
[3]多模多標(biāo)準(zhǔn)射頻接收機中小數(shù)分頻器和AFC的設(shè)計[D]. 羅汀.東南大學(xué) 2016
[4]低功耗雙模小數(shù)分頻鎖相環(huán)的研究與設(shè)計[D]. 仲冬冬.浙江大學(xué) 2015
[5]多模多標(biāo)準(zhǔn)系統(tǒng)中小數(shù)分頻器的設(shè)計[D]. 王加鋒.東南大學(xué) 2015
[6]基于△∑調(diào)制技術(shù)的小數(shù)分頻器設(shè)計[D]. 張文通.東南大學(xué) 2015
[7]小數(shù)N頻率綜合器中Sigma-Delta調(diào)制器的研究與設(shè)計[D]. 周暉.西安電子科技大學(xué) 2014
[8]鎖相環(huán)頻率合成器研究與設(shè)計[D]. 吳洪天.電子科技大學(xué) 2013
[9]基于sigma-delta調(diào)制的頻率綜合器雜散抑制技術(shù)研究[D]. 張仁國.電子科技大學(xué) 2013
[10]Sigma-Delta小數(shù)頻率綜合器中小數(shù)分頻器研究與設(shè)計[D]. 劉寶寶.華僑大學(xué) 2012
本文編號:3089462
【文章來源】:天津理工大學(xué)天津市
【文章頁數(shù)】:64 頁
【學(xué)位級別】:碩士
【部分圖文】:
簡化2/3分頻器的仿真波形
的經(jīng)典九管結(jié)構(gòu),原電路中是兩個 mos 管相接作為數(shù)據(jù)輸入端的,入端拆開,分為兩個數(shù)據(jù)的輸入端,如圖 3-7(a)所示,這樣就可到的優(yōu)化要求。圖 3-7(a)就是本論文提出改進的 TSPC 電路。該入端:時鐘 clk 輸入端,兩個數(shù)據(jù)輸入端口 D1 和 D2。圖 3-7(b)真波形圖,通過波形可以驗證,輸出端口 Q 輸出的是 D1 和 D2 相足設(shè)計要求。利用改進的 TSPC 鎖存器可以將圖 3-5 進一步優(yōu)化成。從仿真波形圖 3-8(b)中可以看出創(chuàng)新型的 2/3 分頻器的功能跟相同。圖 3-7(a) 改進型 TSPC 圖 3-8 (a) 改進型 2/3 分頻器VDDVSSLKD1D2QQND1D2CLKQQNDFF_TSPCDFF_TSPCA BYFOFIMOPMIQD1D2QNCLK
圖 3-8(b)改進型 2/3 分頻器的仿真波形2.3 兩種 2/3 分頻器的比較為了更加直觀的說明本論文提出的改進型 2/3 分頻器性能的提升,下面工作頻率、高低電頻轉(zhuǎn)換延遲和功耗三個方面做出說明。首先是最高工作頻率。通過仿真發(fā)現(xiàn),采用 2 輸入 TSPC 的傳統(tǒng)結(jié)構(gòu)的器的最高工作頻率為 10GHz,而本論文提出的三輸入的 TSPC 構(gòu)成的 2的最高工作頻率可以達(dá)到 15GHz。高低電平的轉(zhuǎn)換延遲,指的是從 0V1.2V 所需要的時間。圖 3-9 就是兩者的比較波形圖。圖 3-10 是兩者功耗形圖。
【參考文獻(xiàn)】:
期刊論文
[1]Design of a low power GPS receiver in 0.18 μm CMOS technology with a ΣΔ fractional-N synthesizer[J]. Di LI 1 , Yin-tang YANG 1 , Jiang-an WANG 1,2 , Bing LI 1 , Qiang LONG 1,2 , Jary WEI 2 , Nai-di WANG 2 , Lei WANG 2 , Qian-kun LIU 2 , Da-long ZHANG 2(1 School of Microelectronics, Xidian University, Xi’an 710071, China)(2 Huaxun Microelectronics Corporation, Xi’an 710075, China). Journal of Zhejiang University-Science C(Computer & Electronics). 2010(06)
[2]基于累加器結(jié)構(gòu)的Delta-Sigma調(diào)制器的噪聲分析[J]. 李仲秋. 電子工程師. 2008(06)
碩士論文
[1]基于鎖相環(huán)的頻率綜合器設(shè)計[D]. 高飛.華東師范大學(xué) 2018
[2]基于小數(shù)N分頻的電荷泵鎖相環(huán)研究與設(shè)計[D]. 林鑫.深圳大學(xué) 2017
[3]多模多標(biāo)準(zhǔn)射頻接收機中小數(shù)分頻器和AFC的設(shè)計[D]. 羅汀.東南大學(xué) 2016
[4]低功耗雙模小數(shù)分頻鎖相環(huán)的研究與設(shè)計[D]. 仲冬冬.浙江大學(xué) 2015
[5]多模多標(biāo)準(zhǔn)系統(tǒng)中小數(shù)分頻器的設(shè)計[D]. 王加鋒.東南大學(xué) 2015
[6]基于△∑調(diào)制技術(shù)的小數(shù)分頻器設(shè)計[D]. 張文通.東南大學(xué) 2015
[7]小數(shù)N頻率綜合器中Sigma-Delta調(diào)制器的研究與設(shè)計[D]. 周暉.西安電子科技大學(xué) 2014
[8]鎖相環(huán)頻率合成器研究與設(shè)計[D]. 吳洪天.電子科技大學(xué) 2013
[9]基于sigma-delta調(diào)制的頻率綜合器雜散抑制技術(shù)研究[D]. 張仁國.電子科技大學(xué) 2013
[10]Sigma-Delta小數(shù)頻率綜合器中小數(shù)分頻器研究與設(shè)計[D]. 劉寶寶.華僑大學(xué) 2012
本文編號:3089462
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3089462.html
最近更新
教材專著