數字實驗臺核心板防靜電設計
發(fā)布時間:2021-02-28 04:50
為解決"電子線路實驗(一)"課程所使用數字實驗臺核心板極易被高壓靜電擊穿燒毀,導致學生實驗失敗的問題,該文在不改變現有數字實驗臺基礎板的前提下,通過分析實驗過程中靜電放電現象的特點,采用"瞬態(tài)二極管并聯+多通道復用"的設計方法,研究設計新型的核心板ESD防護電路。在嚴格控制成本、電路板體積的同時,該ESD防護電路可以增強數字實驗臺的抗擊穿性,提高學生實驗的成功率。
【文章來源】:實驗技術與管理. 2020,37(03)北大核心
【文章頁數】:4 頁
【部分圖文】:
并聯ESD防護示意圖
圖2 串聯ESD防護示意圖
圖2 串聯ESD防護示意圖(4)增加吸收回路。通過在敏感信號附近增加漏銅來吸收靜電,其基本原理和避雷針類似,但由于安裝復雜、使用場景受限等缺陷,很少使用在電子器件的ESD防護領域。
【參考文獻】:
期刊論文
[1]用于片上ESD防護的新型高維持電壓可控硅[J]. 許海龍,李浩亮,劉志偉,鄒望輝,陳瑞博. 微電子學. 2019(02)
[2]ESD技術在集成電路防護中的應用[J]. 曹翠嬌,閆利哲. 電子制作. 2019(Z1)
[3]集成電路的ESD防護關鍵技術[J]. 李文學. 電子技術與軟件工程. 2019(01)
[4]“新工科”背景下高校實驗室安全教育改革與實踐探索[J]. 陳浪城,杜青平,邱偉青,嚴賢妹. 實驗技術與管理. 2018(08)
[5]集成電路ESD防護淺析[J]. 郭昌宏,周金成,李習周,張易勒. 電子工業(yè)專用設備. 2018(03)
[6]集成電路的ESD防護技術分析[J]. 何曉嬋. 數字技術與應用. 2017(09)
[7]集成電路的ESD防護技術分析[J]. 應淼沸. 科技風. 2017(15)
[8]保護環(huán)版圖結構對ESD防護器件耐壓能力的影響[J]. 劉暢,黃魯,張峰. 半導體技術. 2017(03)
[9]實驗室電氣建設中需要注意的幾個問題[J]. 郝威,范文玉. 實驗技術與管理. 2005(03)
[10]利用技術手段提高安全防范水平[J]. 徐偉平,趙慶雙. 實驗技術與管理. 2003(06)
碩士論文
[1]集成電路中ESD防護研究[D]. 崔強.浙江大學 2008
本文編號:3055346
【文章來源】:實驗技術與管理. 2020,37(03)北大核心
【文章頁數】:4 頁
【部分圖文】:
并聯ESD防護示意圖
圖2 串聯ESD防護示意圖
圖2 串聯ESD防護示意圖(4)增加吸收回路。通過在敏感信號附近增加漏銅來吸收靜電,其基本原理和避雷針類似,但由于安裝復雜、使用場景受限等缺陷,很少使用在電子器件的ESD防護領域。
【參考文獻】:
期刊論文
[1]用于片上ESD防護的新型高維持電壓可控硅[J]. 許海龍,李浩亮,劉志偉,鄒望輝,陳瑞博. 微電子學. 2019(02)
[2]ESD技術在集成電路防護中的應用[J]. 曹翠嬌,閆利哲. 電子制作. 2019(Z1)
[3]集成電路的ESD防護關鍵技術[J]. 李文學. 電子技術與軟件工程. 2019(01)
[4]“新工科”背景下高校實驗室安全教育改革與實踐探索[J]. 陳浪城,杜青平,邱偉青,嚴賢妹. 實驗技術與管理. 2018(08)
[5]集成電路ESD防護淺析[J]. 郭昌宏,周金成,李習周,張易勒. 電子工業(yè)專用設備. 2018(03)
[6]集成電路的ESD防護技術分析[J]. 何曉嬋. 數字技術與應用. 2017(09)
[7]集成電路的ESD防護技術分析[J]. 應淼沸. 科技風. 2017(15)
[8]保護環(huán)版圖結構對ESD防護器件耐壓能力的影響[J]. 劉暢,黃魯,張峰. 半導體技術. 2017(03)
[9]實驗室電氣建設中需要注意的幾個問題[J]. 郝威,范文玉. 實驗技術與管理. 2005(03)
[10]利用技術手段提高安全防范水平[J]. 徐偉平,趙慶雙. 實驗技術與管理. 2003(06)
碩士論文
[1]集成電路中ESD防護研究[D]. 崔強.浙江大學 2008
本文編號:3055346
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3055346.html