改進(jìn)型數(shù)據(jù)鏈端機中FPGA子系統(tǒng)的設(shè)計與實現(xiàn)
發(fā)布時間:2021-02-18 09:09
戰(zhàn)術(shù)數(shù)據(jù)鏈作為一種鏈接各作戰(zhàn)兵種的信息傳輸系統(tǒng),在當(dāng)今現(xiàn)代化戰(zhàn)爭中扮演著不可或缺的角色。通過此系統(tǒng),指揮中心可以實時的獲取各作戰(zhàn)單元和武器平臺的信息,進(jìn)而對戰(zhàn)場態(tài)勢做出準(zhǔn)確判斷,最終掌握戰(zhàn)場主動權(quán)。本課題通過對戰(zhàn)術(shù)數(shù)據(jù)鏈的研究,基于現(xiàn)有硬件平臺,設(shè)計和實現(xiàn)了一條改進(jìn)型數(shù)據(jù)鏈。相較于原有鏈路,改進(jìn)型數(shù)據(jù)鏈提升了鏈路的傳輸速率、信息容量和傳輸時延等指標(biāo)。其中,FPGA作為數(shù)據(jù)鏈端機中主要邏輯芯片,在完成數(shù)據(jù)鏈路中信號處理功能的同時,也負(fù)責(zé)著整板的時隙管理和對外圍芯片的控制。而本文的工作就是圍繞數(shù)據(jù)鏈端機中FPGA子系統(tǒng)的設(shè)計和實現(xiàn)來展開。首先,本文介紹了課題研究的背景和意義,在闡述了戰(zhàn)術(shù)數(shù)據(jù)鏈系統(tǒng)的研究必要性之后,對論文的主要工作內(nèi)容和結(jié)構(gòu)安排進(jìn)行了介紹。其次,本文對戰(zhàn)術(shù)數(shù)據(jù)鏈端機進(jìn)行了整體描述,介紹了數(shù)據(jù)鏈設(shè)計實現(xiàn)過程中用到的關(guān)鍵技術(shù),并給出了改進(jìn)型數(shù)據(jù)鏈擬完成性能指標(biāo)。再次,本文按照數(shù)據(jù)鏈中信息碼流的傳輸?shù)捻樞?先后設(shè)計實現(xiàn)了數(shù)據(jù)鏈端機中的發(fā)送模塊和接收模塊,并對模塊中涉及的多速率信號處理,跨時鐘域信號傳輸和同步邏輯等進(jìn)行了具體的分析。最后,本文通過對功能模塊的仿真,FPGA子系統(tǒng)的驗...
【文章來源】:北京郵電大學(xué)北京市 211工程院校 教育部直屬院校
【文章頁數(shù)】:78 頁
【學(xué)位級別】:碩士
【部分圖文】:
圖2-1端機整體設(shè)計??
最常用的辦法就是使用雙鎖存器[12],即單比特信號從A?xí)r鐘域進(jìn)入B時鐘域時,??在B時鐘域內(nèi),通過D觸發(fā)器對輸入信號連續(xù)鎖存2次,然后再在B時鐘域中??使用,經(jīng)此操作可以基本消除亞穩(wěn)態(tài)。單比特信號的跨時鐘域傳輸示意圖如圖2-??11所示。??CLKA??DATA1?i??CLKB??DATB1?VV???<?\亞穩(wěn)態(tài)??DATB2??/??圖2-11單比特信號跨時鐘域傳輸??在圖2-11中,DATA1是時鐘域CLKA的數(shù)據(jù),需要傳入至CLKB時鐘域進(jìn)??行后續(xù)處理。當(dāng)CLKB的時鐘上升沿到來時,因為時鐘不能瞬時跳變,且CLKA??10??
最常用的辦法就是使用雙鎖存器[12],即單比特信號從A?xí)r鐘域進(jìn)入B時鐘域時,??在B時鐘域內(nèi),通過D觸發(fā)器對輸入信號連續(xù)鎖存2次,然后再在B時鐘域中??使用,經(jīng)此操作可以基本消除亞穩(wěn)態(tài)。單比特信號的跨時鐘域傳輸示意圖如圖2-??11所示。??CLKA??DATA1?i??CLKB??DATB1?VV???<?\亞穩(wěn)態(tài)??DATB2??/??圖2-11單比特信號跨時鐘域傳輸??在圖2-11中,DATA1是時鐘域CLKA的數(shù)據(jù),需要傳入至CLKB時鐘域進(jìn)??行后續(xù)處理。當(dāng)CLKB的時鐘上升沿到來時,因為時鐘不能瞬時跳變,且CLKA??10??
【參考文獻(xiàn)】:
期刊論文
[1]基于FPGA的自適應(yīng)濾波技術(shù)在雷達(dá)信號處理中的應(yīng)用研究[J]. 李軻,張國棟,冀啟東. 艦船電子工程. 2018(12)
[2]基于多路并行DDS的快跳頻信號發(fā)生器設(shè)計實現(xiàn)[J]. 倪宣浩,叢彥超,武春飛. 電子技術(shù)應(yīng)用. 2018(11)
[3]高吞吐率任意倍內(nèi)插濾波器設(shè)計[J]. 沈銳龍,呂大鑫,張建峰. 現(xiàn)代雷達(dá). 2018(10)
[4]一種基于FPGA的短波數(shù)字接收機設(shè)計與實現(xiàn)[J]. 李路,楊建平,袁鳳國,羅磊. 通信技術(shù). 2018(10)
[5]高速采樣信號并行數(shù)字下變頻及FIR濾波方法[J]. 顧嘉輝,劉洋,李振華. 空間電子技術(shù). 2017(04)
[6]基于FPGA+DSP的數(shù)字中頻收發(fā)機的設(shè)計[J]. 胡焱. 現(xiàn)代電子技術(shù). 2016(15)
[7]軍用無線通信干擾與抗干擾技術(shù)研究[J]. 梁濤. 現(xiàn)代電子技術(shù). 2015(11)
[8]FPGA設(shè)計中跨時鐘域信號同步方法[J]. 鄒晨. 航空計算技術(shù). 2014(04)
[9]基于McBSP的DSP與FPGA間數(shù)據(jù)傳輸接口設(shè)計[J]. 閆改,郭曉光. 無線電通信技術(shù). 2013(04)
[10]多通道中頻采樣數(shù)字下變頻應(yīng)用技術(shù)研究[J]. 齊曉輝,王峰,金濤,顏濱. 科學(xué)技術(shù)與工程. 2013(07)
博士論文
[1]軍用認(rèn)知無線通信系統(tǒng)中的關(guān)鍵技術(shù)研究[D]. 李紹勝.北京郵電大學(xué) 2011
碩士論文
[1]短波戰(zhàn)術(shù)數(shù)據(jù)鏈Link-11技術(shù)體制研究[D]. 王國棟.西安電子科技大學(xué) 2010
[2]戰(zhàn)術(shù)數(shù)據(jù)鏈仿真測試系統(tǒng)的設(shè)計與實現(xiàn)[D]. 連宏.西安電子科技大學(xué) 2008
本文編號:3039352
【文章來源】:北京郵電大學(xué)北京市 211工程院校 教育部直屬院校
【文章頁數(shù)】:78 頁
【學(xué)位級別】:碩士
【部分圖文】:
圖2-1端機整體設(shè)計??
最常用的辦法就是使用雙鎖存器[12],即單比特信號從A?xí)r鐘域進(jìn)入B時鐘域時,??在B時鐘域內(nèi),通過D觸發(fā)器對輸入信號連續(xù)鎖存2次,然后再在B時鐘域中??使用,經(jīng)此操作可以基本消除亞穩(wěn)態(tài)。單比特信號的跨時鐘域傳輸示意圖如圖2-??11所示。??CLKA??DATA1?i??CLKB??DATB1?VV???<?\亞穩(wěn)態(tài)??DATB2??/??圖2-11單比特信號跨時鐘域傳輸??在圖2-11中,DATA1是時鐘域CLKA的數(shù)據(jù),需要傳入至CLKB時鐘域進(jìn)??行后續(xù)處理。當(dāng)CLKB的時鐘上升沿到來時,因為時鐘不能瞬時跳變,且CLKA??10??
最常用的辦法就是使用雙鎖存器[12],即單比特信號從A?xí)r鐘域進(jìn)入B時鐘域時,??在B時鐘域內(nèi),通過D觸發(fā)器對輸入信號連續(xù)鎖存2次,然后再在B時鐘域中??使用,經(jīng)此操作可以基本消除亞穩(wěn)態(tài)。單比特信號的跨時鐘域傳輸示意圖如圖2-??11所示。??CLKA??DATA1?i??CLKB??DATB1?VV???<?\亞穩(wěn)態(tài)??DATB2??/??圖2-11單比特信號跨時鐘域傳輸??在圖2-11中,DATA1是時鐘域CLKA的數(shù)據(jù),需要傳入至CLKB時鐘域進(jìn)??行后續(xù)處理。當(dāng)CLKB的時鐘上升沿到來時,因為時鐘不能瞬時跳變,且CLKA??10??
【參考文獻(xiàn)】:
期刊論文
[1]基于FPGA的自適應(yīng)濾波技術(shù)在雷達(dá)信號處理中的應(yīng)用研究[J]. 李軻,張國棟,冀啟東. 艦船電子工程. 2018(12)
[2]基于多路并行DDS的快跳頻信號發(fā)生器設(shè)計實現(xiàn)[J]. 倪宣浩,叢彥超,武春飛. 電子技術(shù)應(yīng)用. 2018(11)
[3]高吞吐率任意倍內(nèi)插濾波器設(shè)計[J]. 沈銳龍,呂大鑫,張建峰. 現(xiàn)代雷達(dá). 2018(10)
[4]一種基于FPGA的短波數(shù)字接收機設(shè)計與實現(xiàn)[J]. 李路,楊建平,袁鳳國,羅磊. 通信技術(shù). 2018(10)
[5]高速采樣信號并行數(shù)字下變頻及FIR濾波方法[J]. 顧嘉輝,劉洋,李振華. 空間電子技術(shù). 2017(04)
[6]基于FPGA+DSP的數(shù)字中頻收發(fā)機的設(shè)計[J]. 胡焱. 現(xiàn)代電子技術(shù). 2016(15)
[7]軍用無線通信干擾與抗干擾技術(shù)研究[J]. 梁濤. 現(xiàn)代電子技術(shù). 2015(11)
[8]FPGA設(shè)計中跨時鐘域信號同步方法[J]. 鄒晨. 航空計算技術(shù). 2014(04)
[9]基于McBSP的DSP與FPGA間數(shù)據(jù)傳輸接口設(shè)計[J]. 閆改,郭曉光. 無線電通信技術(shù). 2013(04)
[10]多通道中頻采樣數(shù)字下變頻應(yīng)用技術(shù)研究[J]. 齊曉輝,王峰,金濤,顏濱. 科學(xué)技術(shù)與工程. 2013(07)
博士論文
[1]軍用認(rèn)知無線通信系統(tǒng)中的關(guān)鍵技術(shù)研究[D]. 李紹勝.北京郵電大學(xué) 2011
碩士論文
[1]短波戰(zhàn)術(shù)數(shù)據(jù)鏈Link-11技術(shù)體制研究[D]. 王國棟.西安電子科技大學(xué) 2010
[2]戰(zhàn)術(shù)數(shù)據(jù)鏈仿真測試系統(tǒng)的設(shè)計與實現(xiàn)[D]. 連宏.西安電子科技大學(xué) 2008
本文編號:3039352
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3039352.html
最近更新
教材專著