基于時(shí)域比較器的高精度低功耗SAR ADC關(guān)鍵技術(shù)研究
發(fā)布時(shí)間:2021-01-17 18:56
伴隨著蓬勃發(fā)展的物聯(lián)網(wǎng)、可穿戴設(shè)備和醫(yī)療電子等,大量的傳感器被部署和使用,而模數(shù)轉(zhuǎn)換器作為連接模擬信號(hào)和數(shù)字信號(hào)的橋梁,在傳感器網(wǎng)絡(luò)中扮演著重要角色,這些應(yīng)用場(chǎng)景往往需要高精度低功耗的模數(shù)轉(zhuǎn)換器持續(xù)工作,而適應(yīng)先進(jìn)CMOS工藝的SAR ADC大部分模塊為數(shù)字化的,能提供很高的能效,受到了越來(lái)越多關(guān)注。同時(shí),在SAR ADC中,對(duì)供電電壓相對(duì)不敏感和噪聲性能更為優(yōu)越的時(shí)域比較器也成為高精度設(shè)計(jì)的熱點(diǎn),而屬于時(shí)域比較器的VCO-based比較器不僅能得到比較結(jié)果,還能提供額外的振蕩信息實(shí)現(xiàn)其它功能,比如在實(shí)現(xiàn)旁路窗邏輯中的應(yīng)用。本文對(duì)SAR ADC的性能指標(biāo)、主要模塊和本設(shè)計(jì)所涉及的相關(guān)技術(shù)進(jìn)行了詳細(xì)介紹,基于此,本文采用40nm CMOS工藝設(shè)計(jì)了一款工作在1.1V下的12位SAR ADC。這款A(yù)DC采用VCO-based比較器實(shí)現(xiàn)了旁路窗邏輯和亞穩(wěn)態(tài)檢測(cè),被跳過(guò)的比較周期節(jié)省了大量能量。此外,本文提出一種使用在旁路窗邏輯中的分裂重組冗余算法以及對(duì)應(yīng)的數(shù)字錯(cuò)誤糾正邏輯,提高了ADC整體的精度和速度。電路仿真結(jié)果顯示,在1.1V的電源電壓和30MS/s的采樣率下,該設(shè)計(jì)的有效位數(shù)為11.1...
【文章來(lái)源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:69 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
997-2018年ADC品質(zhì)因子分布發(fā)展圖
使用直接窮舉搜索和5位量化器量化0.6
使用二進(jìn)制搜索和5位量化器量化0.6
本文編號(hào):2983419
【文章來(lái)源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁(yè)數(shù)】:69 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
997-2018年ADC品質(zhì)因子分布發(fā)展圖
使用直接窮舉搜索和5位量化器量化0.6
使用二進(jìn)制搜索和5位量化器量化0.6
本文編號(hào):2983419
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2983419.html
最近更新
教材專(zhuān)著