天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當(dāng)前位置:主頁 > 科技論文 > 電子信息論文 >

用于SOPC的可編程邏輯設(shè)計方法研究

發(fā)布時間:2021-01-08 06:53
  可編程片上系統(tǒng)相對于普通的片上系統(tǒng)嵌入了可編程邏輯,增加了可重新配置的能力,靈活性大大增加,越來越受到人們的歡迎。因?yàn)榭删幊踢壿嬙O(shè)計及其在可編程片上系統(tǒng)上的用法對于實(shí)現(xiàn)可編程片上系統(tǒng)設(shè)計和應(yīng)用具有很高的參考價值和工程實(shí)用價值,所以深入研究用于可編程片上系統(tǒng)的可編程邏輯成為業(yè)界迫切的需求。在這個背景下,根據(jù)用戶的嵌入ARM處理器和可編程邏輯的SOPC的具體需求,論文依托作者所在單位的科研項(xiàng)目開展了用于可編程片上系統(tǒng)的可編程邏輯的設(shè)計方法的研究。論文研究了基于SRAM編程單元的查找表結(jié)構(gòu)可編程基本單元結(jié)構(gòu),使用了一種層次化布線資源結(jié)構(gòu),這種布線資源結(jié)構(gòu)包括局部布線、通用布線、可編程輸入/輸出模塊布線和時鐘布線這4類資源,并設(shè)計了用于可編程片上系統(tǒng)的可編程輸入/輸出模塊,建立了可編程輸入/輸出模塊的功能驗(yàn)證平臺,對輸入模式和輸出模式進(jìn)行了功能仿真。論文研究了JTAG編程電路和編程接口。論文還比較了四種應(yīng)用廣泛的總線,采用了包括AXI-GP、AXI-HP和AXI-ACP等三種接口的AXI總線接口,在此基礎(chǔ)上研究了一種結(jié)合處理器和可編程邏輯的可編程片上系統(tǒng)的架構(gòu)。論文在結(jié)論部分總結(jié)了研究工作,并... 

【文章來源】:西安電子科技大學(xué)陜西省 211工程院校 教育部直屬院校

【文章頁數(shù)】:71 頁

【學(xué)位級別】:碩士

【部分圖文】:

用于SOPC的可編程邏輯設(shè)計方法研究


行式結(jié)構(gòu)

對稱結(jié)構(gòu),可編程邏輯


[5]。從邏輯結(jié)構(gòu)來講對于任意一個“小島”(可編程邏輯基本模塊),它的四個方向都可以連接到布線資源中。圖2.2是一種典型的島式結(jié)構(gòu),也稱為對稱式結(jié)構(gòu)[4]。圖2.2島式結(jié)構(gòu)(對稱結(jié)構(gòu))圖中的L代表可編程邏輯單元,C代表連接盒(Connection Box,簡稱CB),S代表開關(guān)盒(Switch Box,簡稱SB),根據(jù)圖中所示,可編程邏輯單元L在該結(jié)構(gòu)中的作用是實(shí)現(xiàn)小規(guī)模邏輯功能,L的水平和垂直四個方向是CB

層次式


對不同的邏輯組合,邏輯和線網(wǎng)利用率都較高,而且針對這種結(jié)構(gòu)的布局布線軟件較為簡單。第三種可編程邏輯架構(gòu)是層次結(jié)構(gòu),圖2.3是典型的層次式結(jié)構(gòu)[6]。每一個較高層次的功能模塊都是由比它低一層次的可編程的模塊和可編程互連資源構(gòu)成,一直到最頂層的電路,依然是由次頂層的可編程的模塊、可編程互連資源以及可編程輸入/輸出模塊組成。

【參考文獻(xiàn)】:
期刊論文
[1]FPGA輸入輸出模塊ESD設(shè)計[J]. 周剛,張雷.  微處理機(jī). 2017(03)
[2]用于2.5D封裝技術(shù)的微凸點(diǎn)和硅通孔工藝[J]. 周剛,曹中復(fù).  微處理機(jī). 2017(02)
[3]引入IP核的三維FPGA結(jié)構(gòu)研究[J]. 唐強(qiáng),林郁,劉洋,楊海鋼.  微電子學(xué)與計算機(jī). 2016(11)
[4]FPGA中的多標(biāo)準(zhǔn)IO端口設(shè)計[J]. 郭濱.  微處理機(jī). 2015(01)
[5]ONO結(jié)構(gòu)反熔絲介紹[J]. 唐冬,王胤豐,胡雨,董麗鳳.  微處理機(jī). 2007(06)
[6]ONO反熔絲的研究[J]. 孫承松,張麗娟,李新.  沈陽工業(yè)大學(xué)學(xué)報. 2006(05)
[7]基于IP復(fù)用技術(shù)的DMA控制器IP核設(shè)計[J]. 周剛,楊大為,蔣晶鑫.  微處理機(jī). 2005(01)
[8]新的片上可編程系統(tǒng)(SOPC)解決方案Nios[J]. 陳秀玲,周欣,陳黎平.  今日電子. 2003(07)
[9]基于LUT的SRAM-FPGA結(jié)構(gòu)研究[J]. 馬群剛,楊銀堂,李躍進(jìn),高海霞.  電子器件. 2003(01)

博士論文
[1]FPGA低功耗設(shè)計相關(guān)技術(shù)研究[D]. 李列文.中南大學(xué) 2014

碩士論文
[1]FPGA的核心模擬電路研究與設(shè)計[D]. 彭祥.電子科技大學(xué) 2010
[2]通用型陣列邏輯器件的版圖設(shè)計[D]. 熊宣淋.電子科技大學(xué) 2009
[3]FPGA互連結(jié)構(gòu)與布局布線算法研究[D]. 談珺.復(fù)旦大學(xué) 2008
[4]JTAG軟核測試與應(yīng)用設(shè)計[D]. 吳倩.北京交通大學(xué) 2008
[5]JTAG控制器的設(shè)計[D]. 毛晟.西安電子科技大學(xué) 2008
[6]JTAG的設(shè)計與研究[D]. 呂彩霞.北京交通大學(xué) 2006
[7]基于Linux環(huán)境下的分布式存儲系統(tǒng)的研究與實(shí)現(xiàn)[D]. 周偉波.國防科學(xué)技術(shù)大學(xué) 2002



本文編號:2964137

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2964137.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶a528a***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com