基于環(huán)形振蕩器的鎖相環(huán)相位噪聲研究
發(fā)布時間:2019-09-02 07:29
【摘要】:鎖相環(huán)(PLL)能夠輸出一個精準的時鐘信號,這個時鐘信號的頻率是參考信號頻率的N倍,其頻率可高達GHz。因此,鎖相環(huán)已被廣泛應(yīng)用于通信系統(tǒng)的時鐘和數(shù)據(jù)恢復(fù)電路,微處理器的時鐘產(chǎn)生電路,以及無線應(yīng)用中的頻率合成等方面。有許多指標來衡量鎖相環(huán)的性能,但最重要的指標是相位噪聲。影響相位噪聲的因素具有不同的性質(zhì),這些影響因素主要包括熱噪聲,閃爍噪聲,散粒噪聲,基準噪聲,襯底噪聲和電源噪聲。然而很難找到一種通用的方法來包含各種影響因素,以獲得PLL系統(tǒng)的總相位噪聲。傳統(tǒng)的相位噪聲計算方法沒有考慮所提到的影響因素,只能作一定程度的參考;一些采用復(fù)雜模型的方法獲得的總相位噪聲,其結(jié)果并不能較好地對應(yīng)實際電路;其他的方法利用頻譜圖或時域抖動圖的方式來計算相位噪聲。然而,這些方法均不能準確地計算相位噪聲。為了解決上述問題,本文提出了一種簡單的方法來準確地計算各影響因素引起的相位噪聲,獲得比較實用的PLL電路的總相位噪聲。該方法使用特殊的疊加理論,統(tǒng)一各影響因素在一個實際的PLL電路中的相位噪聲傳遞函數(shù),能夠通過傳遞函數(shù)的計算得到鎖相環(huán)的總相位噪聲以及用圖形方式來呈現(xiàn)各傳遞函數(shù)。對于PLL集成電路設(shè)計者來說,本文提出的計算方法對考慮各因素對相位噪聲的影響及設(shè)計高性能的PLL電路具有很高的參考價值。為了驗證提出的計算公式的有效性,用標準的CMOS 0.25μm工藝設(shè)計了輸出時鐘為48MHz的電荷泵鎖相環(huán)。仿真結(jié)果表明,實現(xiàn)了帶內(nèi)的相位噪聲低于-88.6dBc/Hz,帶外的相位噪聲為-108.4dBc/Hz@1MHz。這些電路仿真結(jié)果與理論計算結(jié)果基本一致,它們的絕對誤差低于2.54dBc/Hz。
【圖文】:
第四章 電荷泵鎖相環(huán)的系統(tǒng)模型4.1 鎖相環(huán)系統(tǒng)的相噪分析4.1.1電荷泵鎖相環(huán)相噪模型電荷泵鎖相環(huán) (CP-PLL) 主要分為兩大類噪聲源[51]:一是輸入信號的噪?yún)⒖荚吹脑肼;二是環(huán)路部件的內(nèi)部噪聲:監(jiān)頻鑒相器 (PFD) 、電荷泵 (環(huán)路濾波器 (LPF) 、壓控振蕩器 (VCO) ,以及分頻電路產(chǎn)生的噪聲。本文研究CP-PLL的相位噪聲,由于 Spectre 里PFD、CP 和LPF單個模塊的 Pss 收難;因此,本文將這三個模塊作為整體來進行相噪分析。帶有噪聲源的CP-P性模型,如圖 4-1 所示。
第四章 電荷泵鎖相環(huán)的系統(tǒng)模型4.1 鎖相環(huán)系統(tǒng)的相噪分析4.1.1電荷泵鎖相環(huán)相噪模型電荷泵鎖相環(huán) (CP-PLL) 主要分為兩大類噪聲源[51]:一是輸入信號的噪?yún)⒖荚吹脑肼;二是環(huán)路部件的內(nèi)部噪聲:監(jiān)頻鑒相器 (PFD) 、電荷泵 (環(huán)路濾波器 (LPF) 、壓控振蕩器 (VCO) ,以及分頻電路產(chǎn)生的噪聲。本文研究CP-PLL的相位噪聲,由于 Spectre 里PFD、CP 和LPF單個模塊的 Pss 收難;因此,,本文將這三個模塊作為整體來進行相噪分析。帶有噪聲源的CP-P性模型,如圖 4-1 所示。
【學位授予單位】:電子科技大學
【學位級別】:碩士
【學位授予年份】:2015
【分類號】:TN752
本文編號:2530794
【圖文】:
第四章 電荷泵鎖相環(huán)的系統(tǒng)模型4.1 鎖相環(huán)系統(tǒng)的相噪分析4.1.1電荷泵鎖相環(huán)相噪模型電荷泵鎖相環(huán) (CP-PLL) 主要分為兩大類噪聲源[51]:一是輸入信號的噪?yún)⒖荚吹脑肼;二是環(huán)路部件的內(nèi)部噪聲:監(jiān)頻鑒相器 (PFD) 、電荷泵 (環(huán)路濾波器 (LPF) 、壓控振蕩器 (VCO) ,以及分頻電路產(chǎn)生的噪聲。本文研究CP-PLL的相位噪聲,由于 Spectre 里PFD、CP 和LPF單個模塊的 Pss 收難;因此,本文將這三個模塊作為整體來進行相噪分析。帶有噪聲源的CP-P性模型,如圖 4-1 所示。
第四章 電荷泵鎖相環(huán)的系統(tǒng)模型4.1 鎖相環(huán)系統(tǒng)的相噪分析4.1.1電荷泵鎖相環(huán)相噪模型電荷泵鎖相環(huán) (CP-PLL) 主要分為兩大類噪聲源[51]:一是輸入信號的噪?yún)⒖荚吹脑肼;二是環(huán)路部件的內(nèi)部噪聲:監(jiān)頻鑒相器 (PFD) 、電荷泵 (環(huán)路濾波器 (LPF) 、壓控振蕩器 (VCO) ,以及分頻電路產(chǎn)生的噪聲。本文研究CP-PLL的相位噪聲,由于 Spectre 里PFD、CP 和LPF單個模塊的 Pss 收難;因此,,本文將這三個模塊作為整體來進行相噪分析。帶有噪聲源的CP-P性模型,如圖 4-1 所示。
【學位授予單位】:電子科技大學
【學位級別】:碩士
【學位授予年份】:2015
【分類號】:TN752
【參考文獻】
相關(guān)期刊論文 前1條
1 陳敏華;李江夏;時翔;楊明輝;孫曉瑋;;基于鎖定時間分析的鎖相環(huán)頻率合成器[J];微波學報;2012年01期
相關(guān)博士學位論文 前2條
1 趙暉;基于鎖相環(huán)結(jié)構(gòu)的900MHz CMOS頻率綜合器設(shè)計[D];復(fù)旦大學;2003年
2 何捷;DVB-T接收機中頻率綜合器的研究[D];復(fù)旦大學;2005年
相關(guān)碩士學位論文 前1條
1 李煒;鎖相環(huán)電路的設(shè)計及相位噪聲分析[D];天津大學;2005年
本文編號:2530794
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2530794.html
最近更新
教材專著