基于IEEE1394的SoC軟硬件協(xié)同設(shè)計(jì)和驗(yàn)證
本文選題:IEEE1394 + 軟硬件協(xié)同。 參考:《西安電子科技大學(xué)》2015年碩士論文
【摘要】:隨著科學(xué)技術(shù)的發(fā)展,人們對(duì)數(shù)據(jù)傳輸?shù)乃俣群涂煽啃缘囊笤絹?lái)越高,IEEE1394標(biāo)準(zhǔn)描述了一種高速、可靠、低成本的串行總線。它可以適用于外圍總線、背板并行總線的備用總線、或是局域網(wǎng)總線。由于該總線具有傳輸速率高、傳輸距離遠(yuǎn)、支持熱插拔、即插即用等特點(diǎn),它被廣泛的用于多媒體和大容量存儲(chǔ)等領(lǐng)域。同時(shí),SoC設(shè)計(jì)能夠使得復(fù)雜IC系統(tǒng)具有小低輕的特點(diǎn),采用SoC設(shè)計(jì)復(fù)雜IC可以實(shí)現(xiàn)系統(tǒng)性能提升、提高系統(tǒng)模塊可復(fù)用性等優(yōu)勢(shì)。本文基于IEEE1394協(xié)議,分析了IEEE1394 SoC系統(tǒng)架構(gòu),將嵌入式微處理器、存儲(chǔ)設(shè)備和I/O接口等資源集成到一個(gè)芯片上,分析了系統(tǒng)中各個(gè)模塊資源的設(shè)計(jì)要求。通過(guò)對(duì)復(fù)雜SoC系統(tǒng)設(shè)計(jì)分析,提出IEEE1394 SoC軟硬件協(xié)同設(shè)計(jì)的方法,給出了軟硬件協(xié)同設(shè)計(jì)流程。為了提高IEEE1394 So C驗(yàn)證效率,本文引入了UVM方法學(xué)。綜合考慮驗(yàn)證工作的復(fù)雜度、驗(yàn)證工作的必要性和模擬SoC工作環(huán)境的充分性等因素后,給出了軟硬件協(xié)同驗(yàn)證實(shí)現(xiàn)軟硬件的并發(fā)設(shè)計(jì)和驗(yàn)證的方案,然后用System Verilog語(yǔ)言搭建了IEEE1394 SoC虛擬驗(yàn)證環(huán)境,制訂了相應(yīng)的驗(yàn)證計(jì)劃和要求。完成了SoC模塊級(jí)與系統(tǒng)級(jí)驗(yàn)證的優(yōu)化設(shè)計(jì),采用軟硬件協(xié)同驗(yàn)證的方式對(duì)SoC作了系統(tǒng)級(jí)驗(yàn)證,編寫(xiě)了詳細(xì)的驗(yàn)證測(cè)試程序。三個(gè)典型驗(yàn)證實(shí)例的仿真驗(yàn)證表明,本文中所設(shè)計(jì)的SoC實(shí)現(xiàn)了1394協(xié)議中規(guī)定的功能。在系統(tǒng)級(jí)虛擬原型驗(yàn)證完成之后,為了最直接和全面地驗(yàn)證硬件設(shè)計(jì)的正確性和完備性,提出了針對(duì)IEEE1394 SoC的FPGA原型驗(yàn)證方案,完成了兩節(jié)點(diǎn)數(shù)據(jù)傳輸信息對(duì)其可靠性的驗(yàn)證。
[Abstract]:With the development of science and technology , the requirement of speed and reliability of data transmission is higher and higher . The IEEE 1394 standard describes a high - speed , reliable and low - cost serial bus .
【學(xué)位授予單位】:西安電子科技大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TN47
【共引文獻(xiàn)】
相關(guān)期刊論文 前5條
1 樊京;李向江;;一種VB和單片機(jī)進(jìn)行串行通信的可靠協(xié)議[J];信息技術(shù);2006年07期
2 劉威;丁巖松;徐學(xué)航;;嵌入式系統(tǒng)軟硬件劃分技術(shù)的研究[J];煤炭技術(shù);2011年02期
3 王鵬,謝永斌;SystemC在現(xiàn)代通信ASIC設(shè)計(jì)中的應(yīng)用[J];數(shù)據(jù)通信;2005年02期
4 樊京;崔世林;;基于matlab7的軟硬件協(xié)同設(shè)計(jì)及應(yīng)用[J];微計(jì)算機(jī)信息;2006年17期
5 劉寧寧;田澤;許宏杰;;H.264/AVC解碼芯片驗(yàn)證系統(tǒng)及驗(yàn)證策略[J];計(jì)算機(jī)技術(shù)與發(fā)展;2014年05期
相關(guān)碩士學(xué)位論文 前10條
1 劉松;通用SOC虛擬原型驗(yàn)證平臺(tái)研究與設(shè)計(jì)[D];山東大學(xué);2011年
2 孫中琳;基于OR1200通用FPGA快速原型的搭建[D];山東大學(xué);2011年
3 鄒春杰;基于軟硬件協(xié)同設(shè)計(jì)平臺(tái)ECNUX的并行FFT設(shè)計(jì)[D];華東師范大學(xué);2005年
4 琚,
本文編號(hào):2087450
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2087450.html