Torus拓?fù)浣Y(jié)構(gòu)的雙端口NoC模型與性能分析
本文選題:片上網(wǎng)絡(luò) + 雙端口 ; 參考:《電子測量與儀器學(xué)報》2017年03期
【摘要】:為了充分利用片上網(wǎng)絡(luò)的并行通信能力,挖掘網(wǎng)絡(luò)帶寬利用率,設(shè)計了一種高性能的雙端口片上網(wǎng)絡(luò)。該網(wǎng)絡(luò)中每個路由節(jié)點提供兩個本地端口,每個資源節(jié)點采用對角線的方式接入到網(wǎng)絡(luò)中兩個路由節(jié)點上,并針對這種接入結(jié)構(gòu)提出一種目的節(jié)點切換方法用于提高網(wǎng)絡(luò)的并行通信能力。同時,為進(jìn)一步提高新路由結(jié)構(gòu)的性能,將雙端口路由節(jié)點引入Torus結(jié)構(gòu),構(gòu)造了基于Torus的雙端口網(wǎng)絡(luò)的模型,并對其進(jìn)行性能評估。實驗結(jié)果表明,基于Torus結(jié)構(gòu)的對角線雙端口NoC在單目事物實驗中較單端口網(wǎng)絡(luò)平均吞吐量和平均包延遲最大改善了83.3%和55.9%,在雙目事物實驗中較同一維序雙端口網(wǎng)絡(luò)平均吞吐量和平均包延遲最大改善了91.1%和54.3%。
[Abstract]:In order to make full use of the parallel communication ability of the on-chip network and exploit the bandwidth utilization of the network, a high performance dual-port on-chip network is designed. Each routing node in the network provides two local ports, and each resource node is diagonally connected to the two routing nodes in the network. For this access structure, a method of switching the destination nodes is proposed to improve the parallel communication capability of the network. At the same time, in order to improve the performance of the new routing architecture, the dual-port routing node is introduced into the Torus structure, and the model of dual-port network based on Torus is constructed, and its performance is evaluated. The experimental results show that, The diagonal dual-port NoC based on Torus structure can improve the average throughput and average packet delay of single-port network by 83.3% and 55.9%, and the average throughput and average throughput of dual-port network with the same dimension sequence in binocular experiment are improved by 83.3% and 55.9%, respectively. The average packet delay improved by 91.1% and 54.3%.
【作者單位】: 合肥工業(yè)大學(xué)微電子設(shè)計研究所;
【基金】:國家自然科學(xué)基金(61106020)、國家自然科學(xué)基金(61204024)、國家自然科學(xué)基金(61179036)資助項目
【分類號】:TN47
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 張衛(wèi)杰,王遠(yuǎn),魏震生;雙端口RAM的并口設(shè)計應(yīng)用[J];國外電子元器件;2001年10期
2 徐勇,陸榮;雙端口存貯器的實現(xiàn)[J];軍事通信技術(shù);1995年04期
3 郭炳輝;雙端口RAM及其應(yīng)用[J];半導(dǎo)體技術(shù);1996年05期
4 趙建榮,李智勇,牛夏牧;雙端口RAM存取操作的處理方法[J];電子技術(shù)應(yīng)用;1996年06期
5 張延平;;雙端口RAM在多機(jī)通信系統(tǒng)中的應(yīng)用[J];集成電路應(yīng)用;1995年01期
6 張奇志;雙端口RAM在單片機(jī)系統(tǒng)中的應(yīng)用[J];現(xiàn)代電子技術(shù);2000年07期
7 劉偉,周玉梅,葉青;單向雙端口SRAM的測試算法[J];固體電子學(xué)研究與進(jìn)展;2005年01期
8 羅杰;一種基于雙端口RAM的高速數(shù)據(jù)采集系統(tǒng)設(shè)計[J];微電子學(xué)與計算機(jī);2001年06期
9 顏學(xué)龍;湯敏;;嵌入式雙端口SRAM可編程內(nèi)建自測試結(jié)構(gòu)的設(shè)計[J];計算機(jī)測量與控制;2006年07期
10 ;新產(chǎn)品介紹[J];中國電子商情;1996年04期
相關(guān)會議論文 前4條
1 朱明;;一種利用雙端口RAM傳輸變?nèi)萘繄D像數(shù)據(jù)的方法[A];中國航空學(xué)會信號與信息處理專業(yè)全國第八屆學(xué)術(shù)會議論文集[C];2004年
2 方湘艷;韓威;;基于FPGA技術(shù)的異步雙端口RAM設(shè)計與實現(xiàn)[A];中國通信集成電路技術(shù)與應(yīng)用研討會論文集[C];2004年
3 鐘榮;孫玉東;王鎖泉;周慶云;朱忠;尹志勇;;管路聲源雙端口模型及源參數(shù)提取的測試分析方法[A];第十二屆船舶水下噪聲學(xué)術(shù)討論會論文集[C];2009年
4 張浩;馮濤;李曉東;劉克;;多負(fù)載法確定管道中雙端口聲源特性[A];中國聲學(xué)學(xué)會2009年青年學(xué)術(shù)會議[CYCA’09]論文集[C];2009年
相關(guān)重要報紙文章 前1條
1 李;3Com雙端口網(wǎng)卡智能連接服務(wù)器[N];中國計算機(jī)報;2000年
相關(guān)碩士學(xué)位論文 前5條
1 楊瓊?cè)A;嵌入式雙端口SRAM中讀寫干擾問題的研究[D];上海交通大學(xué);2015年
2 宋亮;雙端口測試器關(guān)鍵技術(shù)研究及其在Linux環(huán)境中的實現(xiàn)[D];西南交通大學(xué);2007年
3 王振南;基于FPGA的TS over IP系統(tǒng)的設(shè)計與實現(xiàn)[D];東華大學(xué);2015年
4 孟煥;55nm高速低功耗雙端口寄存器文件的研究[D];安徽大學(xué);2014年
5 曾飛;雙端口測試器的可執(zhí)行測試?yán)上到y(tǒng)研究與開發(fā)[D];西南交通大學(xué);2006年
,本文編號:1860001
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1860001.html