基于65nm工藝的多端口可配置PUF電路設(shè)計(jì)
發(fā)布時(shí)間:2017-12-16 19:15
本文關(guān)鍵詞:基于65nm工藝的多端口可配置PUF電路設(shè)計(jì)
更多相關(guān)文章: 電路設(shè)計(jì) 物理不可克隆函數(shù) 多端口 可配置
【摘要】:物理不可克隆函數(shù)(Physical Unclonable Function,PUF)電路利用結(jié)構(gòu)完全相同的電路在制造過程中存在的隨機(jī)工藝偏差,產(chǎn)生具有唯一性、隨機(jī)性和不可克隆性的密鑰。該文通過對共源共柵電流鏡的研究,提出一種基于電流鏡工藝偏差的多端口可配置PUF電路。該P(yáng)UF電路由輸入寄存器、偏差電壓源、復(fù)用網(wǎng)絡(luò)、判決器陣列和擾亂模塊構(gòu)成,通過激勵(lì)信號配置偏差電壓源,無需更換硬件便可實(shí)現(xiàn)輸出密鑰的變化,且可在一個(gè)時(shí)鐘周期內(nèi)輸出多位密鑰。在SMIC 65 nm CMOS工藝下,采用全定制方式設(shè)計(jì)具有36個(gè)輸出端口的PUF電路,版圖面積為24.8μm×77.4μm。實(shí)驗(yàn)結(jié)果表明,該P(yáng)UF電路具有良好的唯一性和隨機(jī)性,且工作在不同溫度(-40~125°C)和電壓(1.08~1.32 V)下的可靠性均大于97.4%,可應(yīng)用于信息安全領(lǐng)域。
【作者單位】: 寧波大學(xué)電路與系統(tǒng)研究所;
【基金】:國家自然科學(xué)基金(61474068,61274132) 浙江省自然科學(xué)基金(LQ14F040001) 浙江省教育廳項(xiàng)目(Y201430798)~~
【分類號】:TN402
【正文快照】: 1引言隨著計(jì)算機(jī)技術(shù)和集成電路技術(shù)的飛速發(fā)展,信息安全與隱私越來越受到人們關(guān)注。物理不可克隆函數(shù)(Physical Unclonable Function,PUF)電路[1,2],采用提取硬件紋理特性的方式,提供了一種增強(qiáng)信息安全的途徑。這種技術(shù)最早由文獻(xiàn)[3]提出,它是集成電路領(lǐng)域的“DNA特征識別技
【相似文獻(xiàn)】
中國期刊全文數(shù)據(jù)庫 前3條
1 李振偉;彭思龍;王強(qiáng);;精度可配置DCT及其VLSI設(shè)計(jì)[J];計(jì)算機(jī)輔助設(shè)計(jì)與圖形學(xué)學(xué)報(bào);2008年03期
2 花海燕;林述溫;;可配置的復(fù)雜構(gòu)件結(jié)構(gòu)性能特征知識模型[J];計(jì)算機(jī)集成制造系統(tǒng);2014年05期
3 ;[J];;年期
,本文編號:1297148
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1297148.html
最近更新
教材專著