基于FPGA的并行DDS結(jié)構(gòu)設(shè)計(jì)
發(fā)布時(shí)間:2017-11-30 09:28
本文關(guān)鍵詞:基于FPGA的并行DDS結(jié)構(gòu)設(shè)計(jì)
更多相關(guān)文章: 并行結(jié)構(gòu) 直接數(shù)字頻率合成 坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算方法 高速
【摘要】:頻率合成器稱為電子系統(tǒng)的"心臟",直接數(shù)字頻率合成器(DDS)相對(duì)于傳統(tǒng)的頻率合成技術(shù)具有很明顯的優(yōu)點(diǎn)。然而,存在著輸出頻率有限、輸出雜散嚴(yán)重的問題。用FPGA實(shí)現(xiàn)DDS受制于芯片本身運(yùn)行速度和功耗的影響,因此,基于FPGA實(shí)現(xiàn)高速、低功耗的DDS具有重要的意義。主要設(shè)計(jì)了一種并行DDS結(jié)構(gòu)。相位累加器采用四路并行,并在每一路采用兩級(jí)流水線結(jié)構(gòu)提高尋址速度。通過查找表與類似于坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算(CORDIC)算法的角度旋轉(zhuǎn)方法相結(jié)合實(shí)現(xiàn)相幅轉(zhuǎn)換。最后,采用多相結(jié)構(gòu)實(shí)現(xiàn)四路并行輸出,得到約-120dB的無(wú)雜散動(dòng)態(tài)范圍(SFDR)的正交波形。四路并行結(jié)構(gòu)相對(duì)于單路DDS,輸出信號(hào)頻譜帶寬提高了四倍。
【作者單位】: 電子科技大學(xué)電子工程學(xué)院;
【分類號(hào)】:TN741
【正文快照】: 0引言直接數(shù)字頻率合成器(DDS)是Tierney等[1]于1971年提出的一種全新的頻率合成技術(shù),它相對(duì)傳統(tǒng)技術(shù)具有頻率分辨率高、頻率轉(zhuǎn)換時(shí)間快、易于合成復(fù)雜波形和相位連續(xù)等優(yōu)點(diǎn)。隨著技術(shù)的不斷發(fā)展,它在雷達(dá)、通信、電子儀表儀器等領(lǐng)域具有廣泛的應(yīng)用。然而,人們漸漸發(fā)現(xiàn)這種DDS
【相似文獻(xiàn)】
中國(guó)期刊全文數(shù)據(jù)庫(kù) 前10條
1 劉永順;許樹玲;;淺談?lì)l率合成技術(shù)及其發(fā)展[J];安陽(yáng)師范學(xué)院學(xué)報(bào);2006年02期
2 楊j,
本文編號(hào):1238849
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/1238849.html
最近更新
教材專著